Поиск по сайту:

 


По базе:  

микроэлектроника, микросхема, транзистор, диод, микроконтроллер, память, msp430, MSP430, Atmel, Maxim, LCD, hd44780, t6963, sed1335, SED1335, mega128, avr, mega128  

Микросхемы - DOC - ЖКИ - Источники питания - Электромеханика - Интерфейсы - Программы - Применения - Статьи


 
  • Analog Devices
  • Atmel
  • Cypress
  • Fujitsu
  • Holtek
  • MagnaChip
  • Maxim
  • Megawin
  • Freescale
  • NXP
  • Texas Insrt
  • White Eleсtronic
  • Winbond

  •  

    реклама

     
     


     Разное:
     










    Главная страница > Обзоры по типам > Микроконтроллеры > AVR > Архитектура ATMega128


    ATmega128, ATmega128L

    8-разрядный AVR-микроконтроллер с внутрисистемно программируемой флэш-памятью емкостью 128 кбайт

    1. Общее описание
    2. Ядро центрального процессорного устройства AVR
    3. Память
    4. Интерфейс внешней памяти
    5. Системная синхронизация и тактовые источники
    6. Внешняя синхронизация
    7. Управление энергопотреблением и режимы сна
    8. Системное управление и сброс
    9. Прерывания
    10. Порты ввода-вывода
      - Порты в качестве универсального цифрового ввода-вывода
      - Альтернативные функции порта
      - Описание регистров портов ввода-вывода
    11. Внешние прерывания
    12. Аналоговый компаратор
    13. 16-разр. таймеры-счетчики 1 и 3
      - Доступ к 16-разрядным регистрам
      - Тактовые источники таймера-счетчика 1/3
      - Блок счетчика
      - Блок захвата
      - Блоки сравнения
      - Блок формирования выходного сигнала
      - Режимы работы
    14. Временные диаграммы 16-разрядных таймеров-счетчиков
    15. Описание регистров 16-разрядных таймеров-счетчиков
    16. Предделители таймеров-счетчиков 1, 2 и 3
    17. Аналогово-цифровой преобразователь
    18. Интерфейс JTAG и встроенная отладочная система
    19. Модулятор выходов таймеров (OCM1C2)
    20. Последовательный периферийный интерфейс - SPI
      - Функционирование вывода SS
    21. 8-разр. таймер-счетчик 0 с функциями ШИМ и асинхронного тактирования
      - Блок формирования выходного сигнала
      - Временные диаграммы таймера-счетчика 0
      - Описание регистров 8-разрядного таймера-счетчика 0
      - Асинхронная работа таймера-счетчика 0
      - Предделитель таймера-счетчика 0
    22. УСАПП
      - Генерация тактовых импульсов
      - Форматы посылки
      - Инициализация УСАПП
      - Передача данных - Передатчик УСАПП
      - Прием данных - Приемник УСАПП
      - Асинхронный прием данных
      - Многопроцессорный режим связи
      - Описание регистров УСАПП
      - Примеры установок скоростей связи
    23. Двухпроводной последовательный интерфейс TWI
      - Формат посылки и передаваемых данных
      - Системы многомастерных шин, арбитраж и синхронизация
      - Обзор модуля TWI
      - Описание регистров TWI
      - Рекомендации по использованию TWI
      - Режимы передачи
    24. Программирование памяти
      - Параллельное программирование
      - Последовательное программирование
      - Программирование через интерфейс JTAG
    25. Электрические характеристики
      - Требования к характеристикам внешнего тактового сигнала
      - Характеристики двухпроводного последовательного интерфейса
      - Характеристики временной диаграммы SPI
      - Предварительные данные по характеристикам АЦП
      - Временная диаграмма внешней памяти данных
    26. Типовые характеристики ATmega128: предварительные данные
      - Типовые характеристики ATmega128: предварительные данные (продолжение)
      - Типовые характеристики ATmega128: предварительные данные (продолжение)
    27. Сводная таблица регистров
    28. Набор инструкций
    29. Информация для заказа

    Исходный файл:

      4464Kb Engl





    реклама


    радиационно стойкие ПЗУ Миландр






    Мероприятия:


    17-я международная выставка ChipEXPO - 2019

    реклама


     
    Впервые? | Реклама на сайте | О проекте | Карта портала
    тел. редакции: +7 (995) 900 6254. e-mail:info@eust.ru
    ©1998-2023 Рынок микроэлектроники