Поиск по сайту:

 


По базе:  

микроэлектроника, микросхема, микроконтроллер, память, msp430, MSP430, Atmel, Maxim, LCD, hd44780, t6963, sed1335, SED1335, mega128, avr, mega128  
  Главная страница > Обзоры по типам > Микроконтроллеры > AVR > Архитектура ATMega128

реклама

 




Мероприятия:




Характеристики временной диаграммы SPI

Таблица 135. Параметры временной диаграммы SPI

№ пп Описание Режим Мин. Тип. Макс. Ед.изм.
1 Период SCK ведущий   см. табл. 72   нс
2 Длительность низкого/высокого уровня SCK ведущий   меандр  
3 Время нарастания/ спада ведущий   TBD (2)  
4 Установка ведущий   10  
5 Удержание ведущий   10  
6 Вывод к SCK ведущий   0.5 · tsck  
7 SCK к выводу ведущий   10  
8 SCK к выводу лог. 1 ведущий   10  
9 Низкий уровень SS к выводу подчиненный   15  
10 Период SCK подчиненный 4 · tck    
11 Длительность низкого/высокого уровня SCK(1) подчиненный 4 · tck    
12 Время нарастания/ спада подчиненный   TBD  
13 Установка подчиненный 10    
14 Удержание подчиненный tck    
15 SCK к выводу подчиненный   15  
16 SCK к высокому уровню SS подчиненный 20    
17 Лог. 1 на SS к переходу в Z-состояние подчиненный   10  
18 Низкий уровень на SS к SCK подчиненный 20    

Прим.:

  1. В режиме программирования через SPI минимальные длительности низкого/высокого уровней SCK должны быть следующие:
    - 2 tCLCL для fCK < 12 МГц
    - 3 tCLCL для fCK > 12 МГц
  2. TBD означает, что точное значение величины находится в состоянии определения.

Требования к временной диаграмме интерфейса SPI (режим ведущего)
Рисунок 154. Требования к временной диаграмме интерфейса SPI (режим ведущего)

Требования к временной диаграмме интерфейса SPI (режим подчиненного)
Рисунок 155. Требования к временной диаграмме интерфейса SPI (режим подчиненного)



<-- Предыдущая страница Оглавление Следующая страница -->





 
Впервые? | Реклама на сайте | О проекте | Карта портала
тел. редакции: +7 (995) 900 6254. e-mail:info@eust.ru
©1998-2023 Рынок Микроэлектроники