В HTML      В PDF
микроэлектроника, микросхема, транзистор, диод, микроконтроллер, память, msp430, Atmel, Maxim, LCD, hd44780, t6963, sed1335, avr, mega128
Предприятия Компоненты Документация Применения Статьи Новости

  • Alliance Semicon
  • Altera
  • Amic
  • Analog Devices
  • Atmel
  • Austriamicrosystems
  • Avago
  • Cypress
  • Cree
  • Exar
  • Fairchild
  • Freescale
  • Fujitsu
  • Hynix
  • Holtek
  • IMP
  • Infineon
  • Inova
  • IR
  • Linear Technology
  • MagnaChip
  • Maxim
  • Megawin
  • Microchip
  • Миландр
  • National Semicon
  • Nuvoton
  • NXP Semicon.
  • Power Integrations
  • Radiocrafts
  • Ramtron
  • Rayson
  • ROHM
  • Semikron
  • Silicon Lab
  • Sirenza
  • STMicro
  • SonyEricsson
  • Telecontrolli
  • Telit
  • TechFaith Wireless
  • Texas Insrt
  • АЦП
  • ЦАП
  • Коммутаторы напряжения
  • Интерфейсные ИС
  • Датчики
  • Преобразователи уровней
  • MSP430
  • TMS470
  • DSP
  • Новости
  • TranSystem Inc.
  • Trimble
  • Xilinx
  • White Eleсtronic
  • WAVECOM
  • Wonde Proud Tech.
  •  
    Пересюхтюмя


    13-я Международная выставка электронных компонентов и комплектующих для электронной промышленности





    Выставка Передовые Технологии Автоматизации





    Главная страница > Компоненты >Texas Instruments > DSP > TMS320С54x™
    Пересюхтюмя


    13-я Международная выставка электронных компонентов и комплектующих для электронной промышленности





    Выставка Передовые Технологии Автоматизации


    TMS320VC5421

    Цифровые сигнальные процессоры

    Отличительные особенности:

    • Два ядра ЦСП суммарной производительностью в 200 MIPS, составляющие 2 независимые подсистемы
    • Каждое ядро обладает улучшенной архитектурой с несколькими шинами - тремя раздельными 16-битными шинами памяти данных и одной шиной программной памяти
    • 40-битное арифметическо-логическое устройство (АЛУ) с 40-битным параллельным сдвигателем (Barrel Shifter) и двумя независимыми 40-битными аккумуляторами
    • Все ядра имеют параллельный умножитель 17 х 17 бит совместно с 40-битным декадным сумматором, обеспечивающими неконвейерное умножение со сложением (MAC) за один цикл
    • Каждое ядро содержит модуль сравнения, выборки и хранения (Compare, Select, and Store Unit (CSSU)) для операций Сложения/Сравнения выборки (Add/Compare Selection) операторов Витерби
    • Каждое ядро содержит модуль возведения в экспоненту для вычисления значения экспоненты 40-битного аккумулятора за один цикл
    • Все ядра имеют по два генератора адреса с восемью вспомогательными регистрами и двумя вспомогательными модулями регистровой арифметики (ARAU)
    • 16-битная шина данных с активной подтяжкой (Bus Holder)
    • Расширенный режим адресации, максимальное адресуемое пространство внешней памяти до 512К х 16 бит
    • Общий объём встроенного двухпортового и однопортового ОЗУ 256K ? 16-бит (из них 128K ? 16-бит общей памяти с равноправным доступом)
    • Инструкции Повтор (Repeat) и Повтор блока (Block-Repeat) для программного кода, выполняемые за один такт
    • Инструкции с операндами разрядностью 32 бит
    • Инструкции с двумя и тремя операциями чтения операндов
    • Быстрый возврат из прерываний
    • Арифметические инструкции c параллельной загрузкой и параллельным хранением
    • Инструкции условного хранения
    • Контроль выхода CLKOUT
    • Контроль выхода таймера (TOUT)
    • Режимы управления потреблением при помощи инструкций IDLE1, IDLE2 и IDLE3
    • Два питающих напряжения (1.8 В для ядра и 3.3 В для портов ввода-вывода) позволяют обеспечить высокую производительность при низком энергопотреблении
    • Время выполнения однотактовых инструкций с фиксированной точкой 10 нс
    • Межпроцессорный обмен данными осуществляется через 2 встроенных 8-элементных буфера FIFO
    • 12-канальный контроллер прямого доступа к памяти (DMA) для перемещения данных без участия ЦПУ (по 6 каналов на подсистему)
    • 6 многоканальных буферизированных последовательных портов (McBSP)(по три McBSP на подсистему)
    • 16-битный параллельный порт управляющего процессора (HPI), мультиплексированный с шиной внешней памяти
    • Программно-управляемая цепь ФАПЧ обеспечивает различные режимы тактирования (необходим внешний TTL-генератор)
    • Поддержка периферийного сканирования по стандарту JTAG †
    • Два программируемых таймера (по одному на каждую подсистему)
    • Программируемый генератор задержек позволяет формировать задержки сигналов на внешней шине длительностью до 14 машинных циклов
    • Варианты корпусов
      • 144-выводный низкопрофильный корпус Plastic Low-Profile Quad Flatpack (TQFP) (суффикс PGЕ)
      • 144-выводный корпус BGA (суффикс GGU)

    1 - Стандарт IEEE 1149.1-1990

    Блок-схема:

    Блок-схема TMS320VC5421

    Расположение выводов:

    Расположение выводов TMS320VC5421
    Расположение выводов TMS320VC5421

    Общее описание:

    Цифровой сигнальный процессор с фиксированной точкой TMS320VC5421 содержит два ядра суммарной производительностью в 200 MIPS и 128 К слов высокоскоростной (zero-wait-state) общей оперативной памяти. Каждое ядро составляет отдельную подсистему, при этом подсистемы имеют возможность взаимодействия друг с другом. Кроме ядра ЦСП 54х, в подсистему входят двухпортовая (DARAM) память программ/данных объёмом 32K-слова, однопортовая (SARAM) ОЗУ объёмом 32K-слова, 2K-слов ПЗУ, три мультиканальных последовательных интерфейса, контроллер xDMA, таймер, ФАПЧ и другие вспомогательные устройства.

    Кроме этого, процессор 5421 содержит интерфейс управляющего процессора (HPI), позволяющий отображать 5421 в пространство внешней памяти управляющего процессора. 5421 повыводно совместим с TMS320VC5420.

    ЦСП каждой из подсистем имеет улучшенную Гарвардскую архитектуру, обладая одной шиной программной памяти и тремя шинами данных. Кроме этого, они содержат арифметическо-логическое устройство (АЛУ) с повышенным параллелизмом, специализированные аппаратные модули, встроенную память и дополнительные периферийные устройства. Также отличительной особенностью данных ЦСП является узкоспециализированный набор инструкций, позволяющий достичь высоких скоростей обработки и повысить гибкость использования.

    Раздельные пространства программы и данных обеспечивают высокую степень параллелизма, позволяя раздельный доступ к программным инструкциям и данным. За один такт выполняется две операции чтения и одна операция записи. Дополнительные возможности данной архитектуры раскрываются при использовании операций с параллельным хранением и других специализированных инструкций. Кроме этого, возможен обмен данными между пространствами программы и данных. Расширенный параллелизм поддерживается мощным набором арифметических, логических и битовых операций, выполняемых за один такт. Также процессоры TMS320VC5421 содержат механизмы управления прерываниями, повторяемыми операциями и вызовами функций. Помимо этого, 5421 содержит 128K слов встроенной программной памяти с совместным доступом для обеих подсистем.

    Основными областями применения процессора TMS320VC5441 являются недорогие высокопроизводительные устройства удалённого доступа к данным и системы передачи голоса voice-over IP. При разработке данного процессора была сохранена существующая модемная архитектура с целью минимизации программных и аппаратных затрат при проектировании устройств на его базе.

    Процессор 5421 выпускается в различных исполнениях в части диапазона рабочих температур, соответствующие обозначения приведены ниже. (Обратите внимание, что промышленный температурный диапазон отличается от общепринятого)

    • Коммерческий температурный диапазон (0°C … 85°C)
      • TMS320VC5421PGE200 (144-выводный корпус LQFP)
      • TMS320VC5421GGU200 (144- выводный корпус BGA)
    • Промышленный температурный диапазон (-40°C … 100°C)
      • TMS320VC5421PGEA200 (144- выводный корпус LQFP)
      • TMS320VC5421GGUA200 (144- выводный корпус BGA)

    Документация:

      1312 kB Engl Полное описание микросхем TMS320VC5421
      RUS Контроллеры семейства C5000. Архитектура