В HTML      В PDF
микроэлектроника, микросхема, транзистор, диод, микроконтроллер, память, msp430, Atmel, Maxim, LCD, hd44780, t6963, sed1335, avr, mega128
Предприятия Компоненты Документация Применения Статьи Новости

  • Alliance Semicon
  • Altera
  • Amic
  • Analog Devices
  • Atmel
  • Austriamicrosystems
  • Avago
  • Cypress
  • Cree
  • Exar
  • Fairchild
  • Freescale
  • Fujitsu
  • Hynix
  • Holtek
  • IMP
  • Infineon
  • Inova
  • IR
  • Linear Technology
  • MagnaChip
  • Maxim
  • Megawin
  • Microchip
  • Миландр
  • National Semicon
  • Nuvoton
  • NXP Semicon.
  • Power Integrations
  • Radiocrafts
  • Ramtron
  • Rayson
  • ROHM
  • Semikron
  • Silicon Lab
  • Sirenza
  • STMicro
  • SonyEricsson
  • Telecontrolli
  • Telit
  • TechFaith Wireless
  • Texas Insrt
  • АЦП
  • ЦАП
  • Коммутаторы напряжения
  • Интерфейсные ИС
  • Датчики
  • Преобразователи уровней
  • MSP430
  • TMS470
  • DSP
  • Новости
  • TranSystem Inc.
  • Trimble
  • Xilinx
  • White Eleсtronic
  • WAVECOM
  • Wonde Proud Tech.
  •  
    Пересюхтюмя


    13-я Международная выставка электронных компонентов и комплектующих для электронной промышленности





    Выставка Передовые Технологии Автоматизации





    Главная страница > Компоненты >Texas Instruments > DSP > TMS320С54x™
    Пересюхтюмя


    13-я Международная выставка электронных компонентов и комплектующих для электронной промышленности





    Выставка Передовые Технологии Автоматизации


    TMS320UC5409

    Цифровой процессор для обработки сигналов с фиксированной запятой

    Отличительные особенности:

    • Усовершенствованная многошинная архитектура с тремя раздельными 16-разрядными шинами памяти данных и одной шиной памяти программ
    • 40-разрядное арифметико-логическое устройство (АЛУ), в т.ч. 40-разрядное сдвиговое устройство и два независимых 40-разрядных аккумулятора
    • Параллельное умножающее устройство 17 х ?17 бит в сочетании с 40-разрядным накопителем суммы позволяет выполнить операцию неконвейеризированного умножения- накопления (MAC) за один цикл
    • Блок сравнения, выбора и записи (CSSU) для выбора сложения/сравнения оператора Viterbi
    • Шифратор порядка для вычисления порядка значения в 40-разрядном аккумуляторе за один цикл
    • Два генератора адреса с 8 вспомогательными регистрами и 2 вспомогательными блоками регистровой арифметики (ARAU)
    • Шина данных с функцией удержания предыдущих уровней на шине адреса при переходе шины в высокоимпедансное состояние
    • Расширенный режим адресации для адресации внешнего пространства памяти размером до 8 миллионов слов по 16 бит
    • Встроенное ПЗУ размером 16K x 16 бит
    • Встроенное двухпортовое ОЗУ размером 32K x 16 бит
    • Инструкции повторяющихся операций
    • Инструкции копирования блока памяти
    • Инструкции с 32-разрядным операндом
    • Инструкции с чтением двух или трех операндов
    • Арифметические инструкции с параллельной записью и параллельным чтением
    • Инструкции условной записи
    • Быстрый выход из прерываний
    • Встроенные периферийные устройства
      • Программно-управляемый генератор состояний ожиданий и программируемое переключение банков
      • Встроенный синтезатор частоты синхронизации на основе ФАПЧ с внутренним генератором или внешним источником синхронизации
      • Три многоканальных буферизованных последовательных порта (McBSP)
      • 8-разрядный расширенный интерфейс параллельного хост-порта с 16-разрядными данными/адресацией
      • Один 16-разрядный таймер
      • Шестиканальный контроллер прямого доступа к памяти (ПДП)
    • Управление потребляемой мощностью с помощью инструкций ввода экономичных режимов работы IDLE1, IDLE2 и IDLE3
    • Управление отключением CLKOUT
    • Встроенная логика эмуляции на основе стандарта граничного сканирования IEEE 1149.1 (JTAG)
    • Время выполнения однотактной инструкции с фиксированной запятой 12,5 нс (80 миллионов операций в секунду)
    • Напряжение питания ядра 1.8В
    • Напряжение питания ввода-вывода 1.8В..3.6В позволяет работать от одного источника напряжением 1.8В или от двух источников питания
    • Доступность в 144-выводном корпусе TQFP (суффикс PGE) и 144-выводном корпусе BGA (суффикс GGU)

    Расположение выводов в 144-выводном корпусе TQFP (вид сверху):

    Расположение выводов TMS320UC5409 в 144-выводном корпусе TQFP (вид сверху)

    Расположение выводов в 144-выводном корпусе BGA (вид снизу):

    Расположение выводов TMS320UC5409 в 144-выводном корпусе BGA (вид снизу)

    Общее описание:

    TMS320UC5409 - цифровой процессор для обработки сигналов (ЦПОС) с фиксированной запятой, идеальный для маломощных и высокопроизводительных приложений. Данный процессор характеризуется очень малой потребляемой мощностью и уровнем гибкости, который позволяет применить его в системах с различной конфигурацией напряжений питания. Широкий диапазон напряжения питания ввода-вывода позволят питать процессор или одним напряжением 1.8В или двумя напряжениями, что требуется в системах со смешанными напряжениями питания. Данная особенность исключает необходимость в применении внешнего преобразователя уровня и позволяет снизить потребляемую мощность в перспективных системах с напряжением питания менее 3В.

    ЦПОС с фиксированной запятой TMS320UC5409 выполнен на основе усовершенствованной Гарвардской архитектуры, которая имеет одну шину памяти программ и три шины памяти данных. Данный процессор содержит арифметико-логическое устройство (АЛУ) с высокой степенью параллелизма, специализированную аппаратную логику, встроенную память и дополнительные встроенные периферийные устройства. Основой операционной гибкости и быстродействия данного ЦПОС является высоко специализированный набор инструкций.

    ЦПОС доступен в двух корпусных исполнениях: в 144-выводном корпусе BGA с матричным расположением сферических контактов (код заказа TMS320UC5409GGU-80) и 144-выводном пластиковом, квадратном и плоском корпусе TQFP (код заказа TMS320UC5409PGE-80).

    Документация:

      1000 kB Engl Полное описание микросхем TMS320UC5409
      RUS Контроллеры семейства C5000. Архитектура