В HTML      В PDF
микроэлектроника, микросхема, транзистор, диод, микроконтроллер, память, msp430, Atmel, Maxim, LCD, hd44780, t6963, sed1335, avr, mega128
Предприятия Компоненты Документация Применения Статьи Новости

  • Alliance Semicon
  • Altera
  • Amic
  • Analog Devices
  • Atmel
  • Austriamicrosystems
  • Avago
  • Cypress
  • Cree
  • Exar
  • Fairchild
  • Freescale
  • Fujitsu
  • Hynix
  • Holtek
  • IMP
  • Infineon
  • Inova
  • IR
  • Linear Technology
  • MagnaChip
  • Maxim
  • Megawin
  • Microchip
  • Миландр
  • National Semicon
  •  
    Пересюхтюмя


    13-я Международная выставка электронных компонентов и комплектующих для электронной промышленности





    Выставка Передовые Технологии Автоматизации





    Главная страница > Компоненты > National Sem.
    Пересюхтюмя


    13-я Международная выставка электронных компонентов и комплектующих для электронной промышленности





    Выставка Передовые Технологии Автоматизации


    DS40MB200

    Сдвоенный мультиплексор/буфер 1:2 с пропускной способностью 4 Гбит/сек, коррекцией входа и предварительной коррекцией выхода

    Отличительные особенности:

    • Два мультиплексора 2:1 и буфера 1:2
    • Полностью дифференциальные каналы передачи данных на скорости 1- 4 Гбит/сек.
    • Фиксированная коррекция входа
    • Программируемая предварительная коррекция выхода
    • Раздельное управление предварительной коррекцией в импульсных и линейных каскадах
    • Программируемый режим обратного приема в импульсном каскаде
    • Встроенные согласовывающие резисторы
    • Напряжение питания +3.3В
    • Малая потребляемая мощность, не более 1 Вт
    • Защита от электростатических разрядов по модели человеческого тела 6 кВ
    • Корпус LLP-48 без содержания свинца (размеры 7мм x 7мм x 0.8мм, шаг 0.5 мм)
    • Рабочий температурный диапазон 0°C…+85°C

    Структурная схема:

    Структурная схема DS40MB200

    Расположение выводов:

    Расположение выводов DS40MB200

    Общее описание:

    DS40MB200 - сдвоенный мультиплексор 2:1 с обработкой сигнала и разветвляющий буфер 1:2, разработанный для использования в объединительных платах. К функциям обработки сигнала относятся коррекция на входе и программируемая предварительная коррекция на выходе, которые позволяют передавать данные по объединительной плате из текстолита марки FR4 на скорости 4 Гбит/сек. Каждый входной каскад содержит фиксированный компенсатор для снижения влияния друг на друга проводников печатной платы. Все выходы драйверов поддерживают 4 ступени предварительной коррекции для компенсации потерь при передаче по длинным проводникам печатной платы из текстолита FR4 и снижения детерминистических дрожаний сигнала. Уровни предварительной коррекции могут раздельно управляться для драйверов линейного и импульсных каскадов. Возможность внутреннего соединения входа импульсного каскада с выходом импульсного каскада позволяет проверить работоспособность системы при полном быстродействии методом обратного приема. На всех входах приемника и выходах драйвера предусмотрены внутренние согласовывающие дифференциальные резисторы номиналом 100 Ом.

    Документация:

      1300 Kb Engl Описание микросхемы