В HTML      В PDF
микроэлектроника, микросхема, микроконтроллер, память, msp430, MSP430, Atmel, Maxim, LCD, hd44780, t6963, sed1335, SED1335, mega128, avr, mega128  
  Главная страница > Компоненты > Xilinx

реклама

 
радиационно стойкие ПЗУ Миландр

Продажа силового и бронированного кабеля и провода в Москве

текст еще



CoolRunner - серия мало потребляющих ПЛИС типа CPLD

Серия CoolRunnerTM является самой мало потребляющей из всех, выпускаемых на данный момент ПЛИС с архитектурой CPLD. Потребление в статике менее 100мкА, что делает её незаменимой для критических к потреблению тока проектов.

Разработка осуществляется с помощью ПО WebPack

В состав серии входит одно семейство: XPLA3

Основные особенности

  • ПЛИС с архитектурой CPLD (Complex Programmable Logic Device – комплексные программируемые логические устройства (КПЛУ));
  • Напряжение питания ядра кристалла составляет 3.3 В;
  • Методология проектирования FZP (Fast Zero Power) обеспечивает ультранизкое потребление и высокое быстродействие;
  • Передовая архитектура XPLA3 обеспечивает высокое быстродействие и гибкость при реализации проекта пользователя;
  • Технология производства 0.35 мкм EEROM к-МОП:
    - Не менее 1 000 циклов запись/стирание,
    - Время сохранности записанной информации не менее 20-ти лет;
  • Возможность перепрограммирования в системе с напряжением питания 3.3 В, используя интерфейс JTAG IEEE 1149.1;
  • Ультранизкое потребление в статике (менее 100 мкА);
  • Простая детерминированная модель временных задержек распространения сигналов внутри кристалла;
    - Возможность асинхронного тактирования элементов схемы: 20 тактовых сигналов производимых внутри логического блока,
    - 4 глобальных тактовых сигнала получаемых извне кристалла;
  • Расширенные возможности закрепления выводов перед трассировкой;
  • Совместимость блоков ввода-вывода с 5-ти вольтовой логикой;
  • Время установки данных на входы входных регистров кристалла 1,7 нс.;
  • Задержка от входа до выхода по всем выводам до 5 нс.;
  • Программируемая задержка на каждый выход;
  • Расширенная возможность защиты схемы от копирования;
  • Поддержка функции hot-plugging;
  • Проектирование осуществляется универсальными («третьих» фирм) и специализированными (фирмы Xilinx) САПР;
  • Четыре сигнала разрешения вывода на каждый функциональный блок;
  • Асинхронное тактирование макроячеек;
  • Асинхронный сброс/предустановка триггера макроячейки;
  • Сигнал разрешения тактирования в каждой макроячейке
  • Выпускаются в коммерческом и промышленном исполнении;
  • Совместимы по выводам с кристаллами других семейств серии CoolRunner

Документация:

  317 Kb RUS Краткое описание ПЛИС семейства XPLA3
  253 Kb ENG Полное описание ПЛИС семейства XPLA3
    Найти поставщиков вы можете перейдя по ссылке Каталог фирм микроэлектроники

поставщики электронных компонентов






 
Впервые? | Реклама на сайте | О проекте | Карта портала
тел. редакции: +7 (495) 514 4110. e-mail:info@eust.ru
©1998-2016 ООО Рынок Микроэлектроники