LP5550
Блок преобразования питания, совместимый с технологией PowerWise™
Отличительные особенности:
- Поддержка высокоэффективной технологии PowerWise адаптивного масштабирования напряжения
- Стандартный последовательный интерфейс PowerWise (PWI) для управления системным питанием
- Интеллектуальное масштабирование напряжения с цифровым управлением
- Импульсный преобразователь постоянного напряжения (ИППН) с частотой преобразования ШИМ 1 МГц
- Автоматическое или через интерфейс PWI управление переходами в режиме ЧИМ
- Встроенная схема управления плавным запуском и последовательностью формирования выходных напряжений
- 3 программируемых линейных стабилизатора с малым минимальным перепадом напряжения (ЛСН) для питания ввода-вывода, ФАПЧ и памяти
- Выход индикации корректности уровня питания
Применения:
- GSM/GPRS/EDGE и UMTS сотовые телефоны
- Портативные радиосистемы
- Персональные цифровые помощники
- Устройства с батарейным питанием
- Портативные контрольно-измерительные приборы
Системная структурная схема:

Структурная схема LP5550:

Расположение выводов:

Общее описание:
LP5550 - интегрированная система преобразования питания, совместимая с PWI 1.0, которая позволяет уменьшить потребление автономных процессоров мобильных телефонов, например, процессоры управления радиосвязью или прикладные процессоры.
LP5550 содержит интеллектуальный импульсный стабилизатор с цифровым управлением для питания варьирующимся напряжением процессорного ядра и памяти. В состав интегральной схемы также входят 3 программируемых линейных стабилизатора с малым перепадом напряжения для питания ввода-вывода, схем ФАПЧ и памяти в режиме логического выключения.
Преобразователь управляется через стандартный последовательный интерфейс PWI. LP5550 работает совместно с процессорами, совместимыми с технологией PowerWise, для оптимизации напряжений питания: адаптивно в зависимости от изменений процесса и температуры или динамически с помощью предварительно заданной таблицы преобразования частота/напряжение.
Описание выводов:
| Номер вывода |
Наименование |
Описание |
| 1 |
SCLK |
Вход синхронизации последовательного интерфейса PowerWise (PWI) |
| 2 |
SPWI |
Двунаправленная линия данных интерфейса PowerWise (PWI) |
| 3 |
RESETN |
Вход сброса с активным низким уровнем |
| 4 |
VO2 |
Выход линейного стабилизатора напряжения 2 для питания ввода-вывода системы на кристалле (SoC) |
| 5 |
VBAT1 |
Батарейное напряжение питания |
| 6 |
VO1 |
Выход ЛСН 1 для питания схемы ФАПЧ SoC фиксированным напряжением |
| 7 |
DGND |
Цифровой общий |
| 8 |
PWROK |
Выход индикации корректности питания с активным высоким уровнем |
| 9 |
VBATSW |
Батарейное напряжение питания для импульсного стабилизатора |
| 10 |
SW |
Вывод коммутатора для подключения к индуктивности |
| 11 |
SWGND |
Общий коммутатора |
| 12 |
VBAT2 |
Батарейное напряжение питания |
| 13 |
VO3 |
Выход ЛСН 3 для питания встроенной памяти |
| 14 |
VFB |
Выходное напряжение импульсного преобразователя для питания ядра логики SoC |
| 15 |
AGND |
Аналоговый общий |
| 16 |
ENABLE |
Вход разрешения с активным высоким |
Информация для заказа:
| Код заказа |
Маркировка корпуса |
Транспортные данные |
| LP5550SQ |
LP5550SQ |
1000 штук в ленте на бобине |
| LP5550SQX |
LP5550SQ |
4500 штук в ленте на бобине |
Документация:
| |
 |
1081 kB Engl Полное описание микросхемы |