В HTML      В PDF
микроэлектроника, микросхема, микроконтроллер, память, msp430, MSP430, Atmel, Maxim, LCD, hd44780, t6963, sed1335, SED1335, mega128, avr, mega128  
  Главная страница > Компоненты > National Prod. from TI

реклама

 
радиационно стойкие ПЗУ Миландр

Продажа силового и бронированного кабеля и провода в Москве

текст еще



DP83848YB

Однопортовый трансивер PHYTER® физического слоя 10/100 Мбит/сек для расширенного температурного диапазона (-40°С…+125°С)

Отличительные особенности:

  • Экономичная 3,3В, 0,18 мкм КМОП-технология
  • Малое энергопотребление: менее 270 мВт (типичное значение)
  • 3,3В-ый интерфейс контроллера сетевого доступа и обнаружения конфликтов
  • Функция Auto-MDIX для скоростей 10/100 Мбит/сек
  • Режим обнаружения энергии
  • Выход синхронизации 25 МГц
  • Конфигурируемый интерфейс SNI
  • Конфигурируемый интерфейс RMII, версия 1.2
  • Интерфейс последовательного управления MII (MDC и MDIO)
  • IEEE 802.3u MII
  • Функция автоматической негоциации и параллельная детекция в соответствии с IEEE 802.3u
  • Трансиверы и фильтры IEEE 802.3u ENDEC, 10BASE-T
  • Трансиверы и фильтры IEEE 802.3u PCS, 100BASE-TX
  • Интерфейс IEEE 1149.1 JTAG
  • Интегрированный ANSI X3.263-совместимый физический подслой TP-PMD с адаптивным уравниванием и базисной компенсацией дрейфа
  • Программируемая индикация поддерживаемого канала, режима 10 /100 Мбит/сек, активности и обнаружения коллизии
  • Получение всей информации о состоянии PHY через один регистр
  • Пакет BIST (встроенное самотестирование) 10/100 Мбит/сек
  • 48-выводной корпус LQFP с размерами 7х7 мм

Области применения:

  • Периферийные высококачественные устройства
  • Промышленное управление и производственная автоматизация
  • Встраиваемые приложения общего назначения

Структурная схема DP83848YB:

Структурная схема системы:

Расположение выводов:

Общее описание:

DP83848YB – надежное полнофункциональное однопортовое устройство физического слоя сети Ethernet 10/100 Мбит/сек, которое характеризуется малой потребляемой мощностью, а также поддержкой нескольких интеллектуальных режимов снижения потребления. Данные экономичные режимы увеличивают общую надежность продукции за счет снижения рассеиваемой мощности. Кроме того, поддержка нескольких экономичных режимов работы снижает требования к мощности источника питания. Помимо малой потребляемой мощности, DP83848I оптимизирован под длины кабеля значительно превышающие требования IEEE.

DP83848YB содержит выход синхронизации 25 МГц. За счет этого приложение может проектироваться с минимальным числом внешних компонентов и, как следствие, достигается минимальная стоимость решения.

DP83848YB подключается к витой паре с помощью внешнего трансформатора и полностью поддерживает требования стандарта JTAG (IEEE 1149.1) для облегчения производства. Поддерживаются MII и RMII, что гарантирует простоту и гибкость разработки.

DP83848YB характеризуется интегрированными подслоями для поддержки протоколов Ethernet, как 10BASE-T, так и 100BASE-TX, что гарантирует совместимость и возможность совместной работы со всеми другими решениями на основе стандартов Ethernet.

DP83848YB – выпускается в компактном 48-выодном корпусе LQFP, который занимает минимальную площадь на печатной плате.

Документация:

  3098 кбайт Engl полное описание микросхемы DP83848YB

Рекомендации по применению

  419 кбайт AN-1401 Engl «DP83848 – режим детекции энергии одноканального трансивера Ethernet 10/100 Мбит/сек» 12.09.05
  424 кбайт AN-1402 Engl «DP83848 – инициализация одноканального трансивера Ethernet 10/100 Мбит/сек в экономичном режиме» 12.09.05
    Получить консультации и преобрести компоненты вы сможете у официальных поставщиков фирмы National Products from TI,

поставщики электронных компонентов






 
Впервые? | Реклама на сайте | О проекте | Карта портала
тел. редакции: +7 (495) 514 4110. e-mail:info@eust.ru
©1998-2016 ООО Рынок Микроэлектроники