Поиск по сайту:

 


По базе:  

микроэлектроника, микросхема, микроконтроллер, память, msp430, MSP430, Atmel, Maxim, LCD, hd44780, t6963, sed1335, SED1335, mega128, avr, mega128  
  Главная страница > Компоненты > Analog Devices

реклама

 




Мероприятия:




AD5303, AD5313, AD5323

Сдвоенные 8/10/12-разрядные ЦАПы, формирующие сигнал напряжения, с питанием +2.5 ±+5.5 В, потреблением 230 мкА

Отличительные особенности:

  • AD5303: два 8-разрядных ЦАП в одном корпусе с усилителями на выходе
  • AD5313: два 10-разрядных ЦАП в одном корпусе с усилителями на выходе
  • AD5323: два 12-разрядных ЦАП в одном корпусе с усилителями на выходе
  • Поставка в 16-выводном TSSOP корпусе
  • Малое энергопотребление: 300 мкА при 5 В (включая ток потребления источника опорного напряжения)
  • Режим пониженного потребления: 200 нА при 5 В, 50 нА при 3В
  • Питание от источника напряжением от +2.5В до +5.5В
  • Двойная буферизация входной логики
  • Гарантируется равномерность дифференциальной нелинейности для любых значений входного кода
  • Настройка входа опорного источника с буферизацией и без буферизации
  • Диапазоны изменения выходного напряжения: 0–VREF, 0–2VREF
  • Сброс в ноль выходного напряжения при подаче питания
  • Опциональный режим шлейфного подключения нескольких микросхем, используя выход SDO
  • Одновременное обновление обоих выходов ЦАП воздействием на вход LDAC
  • Вход CLR асинхронного сброса выходов
  • Экономичный последовательный интерфейс с триггерами Шмитта на входах
  • Встроенный усилитель-повторитель выходного напряжения

Область применения:

  • Переносные автономные инструменты
  • Цифровые усилители и регуляторы смещения
  • Программируемые источники тока и напряжения
  • Программируемые аттенюаторы

Структурная схема AD5303, AD5313, AD5323:

Структурная схема AD5303, AD5313, AD5323

Расположение выводов AD5303, AD5313, AD5323:

Расположение выводов AD5303, AD5313, AD5323

Описание выводов:

CLR Вход с активным низким уровнем, сбрасывающий в нулевое состояние оба входных регистров и регистров ЦАП
LDAC Управляющий вход с активным низким уровнем для синхронизации записи в регистры обоих ЦАП из входных регистров
VDD Вход питания
VREFА Вход от источника опорного напряжения для ЦАП А
VREFB Вход от источника опорного напряжения для ЦАП В
BUF A Вход управления буферизацией входа источника опорного напряжения ЦАП А (1-вкл./0-выкл.)
BUF В Вход управления буферизацией входа источника опорного напряжения ЦАП В (1-вкл./0-выкл.)
VOUTA Выход усилителя напряжения ЦАП A
VOUTB Выход усилителя напряжения ЦАП В
DCEN Вход активизации режима шлейфного подключения (1- активный уровень)
PD Вход аппаратной активизации режима пониженного энергопотребления (0- активный уровень)
SYNC Управляющий вход с активным низким уровнем (выбор микросхемы)
SCLK Вход синхронизации последовательной связи
DIN Ввод последовательных данных
GND Общий для всех частей микросхемы
SDO Выход последовательных данных в режиме шлейфного подключения

Общее описание:

AD5303, AD5313, AD5323 – микросхемы в 16-выводном корпусе TSSOP, содержащие два ЦАП, обеспечивающие формирование выходных напряжений 8-, 10- и 12-разрядным двоичным кодом, соответственно, питающиеся однополярным напряжением от +2.5 В до +5.5 В и потреблением 230 мкА при 3В питания. Встроенные в микросхему усилители-повторители обеспечивают скорость нарастания выходного напряжения 0.7 В/мкс. В AD5303, AD5313, AD5323 встроен 3-проводный последовательный интерфейс, который работает на частоте до 30МГц и совместим со стандартными интерфейсами SPI™, QSPI™, MICROWIRE™ и DSP.

Опорное напряжение для каждого ЦАП поступает со специально предусмотренных входов. Входы опорного напряжения могут настраиваться на режимы с буферизацией и без буферизации. Используя вход LDAC, можно обеспечить одновременность обновления выходных напряжений обоих ЦАП. В состав данных микросхем входит также схема сброса при подаче питания, которая обеспечивает установку нулевого выходного напряжения с момента подачи питания до выполнения первой действительной операции записи в регистр ЦАП. Имеется также вход асинхронного сброса выходного напряжения обоих ЦАП в ноль с активным низким уровнем. Для этих устройств реализован механизм перевода в режим пониженного энергопотребления, в котором ток потребления снижается вплоть до 200 нА при 5В питания (50 нА при 3В), при этом имеется возможность программировать подключение к выходу резистора и его номинал. Используя выход SDO, можно организовать режим шлейфного подключения нескольких микросхем

Малое потребление в активном режиме делает данные микросхемы ЦАП идеальными для применения в автономном оборудовании. Потребляемая мощность составляет 1.5 мВт при 5В, 0.7 мВт при 3В и снижается до 1 мкВт в режиме пониженного энергопотребления.

Информация для заказа:

Модель Температурный диапазон Тип корпуса Обозначение корпуса
AD5303BRU –40°C ± +105°C TSSOP RU-10
AD5313BRU –40°C ± +105°C TSSOP RU-10
AD5323BRU –40°C ± +105°C TSSOP RU-10

Описание микросхемы:

  982 Kb Engl Описание микросхемы
    Найти поставщиков вы можете перейдя по ссылке Каталог фирм микроэлектроники

поставщики электронных компонентов






 
Впервые? | Реклама на сайте | О проекте | Карта портала
тел. редакции: +7 (995) 900 6254. e-mail:info@eust.ru
©1998-2023 Рынок Микроэлектроники