AD5379
40 каналов 14-разрядных ЦАП, формирующих сигнал напряжения, с параллельным и последовательным режимами ввода данных
Характеристики:
- 40 каналов ЦАП в 108 выводном корпусе CSPBGA размерами 13мм х 13мм
- Функция калибровки, позволяющая пользователю программировать смещение и усиление
- Выходное напряжение формируется буферными усилителями
- Выходное напряжение с диапазоном изменения до 3.5 положительного VREF
- Максимальный диапазон выходных напряжений до 17.5В
- Функция сброса (вход CLR) выходных напряжений к уровню определенному пользователем на входе REFGND
- Одновременное обновление выходных напряжений воздействием на вход LDAC
- Режим преобразования с увеличением/уменьшением
- Параллельный интерфейс
- Совместимость с микроконтроллерами и цифровыми сигнальными процессорами через 3-проводной последовательный интерфейс
- Возможность шлейфного соединения через выход SDO
- Сброс при подаче питания
- Цифровой сброс (аппаратный вход RESET и функция программного сброса)
Область применения:
- Автоматическое испытательное оборудование
- Оптическое сетевое оборудование
- Промышленные системы управления
Структурная схема:

Описание выводов:
- VCC – Питание цифровой части микросхемы (+2.7 - +5.5 В)
- VSS – Отрицательное питание аналоговой части (-12В ±5%)
- VDD – Положительное питание аналоговой части (+12В ±5%)
- AGND – Аналоговая земля
- DGND – Цифровая земля
- VREF1(+),VREF1(-) – Входы ИОН для каналов 0-7, 10-17, 20-27, 30-37
- VREF2(+),VREF2(-) – Входы ИОН для каналов 8, 9, 18, 19, 28, 29, 38, 39
- Vbias – Вход/выход напряжения смещения ЦАП
- VOUT0-VOUT39 – Выходы ЦАП
- SER/PAR - Вход выбора интерфейса (1 – последовательный, 0- параллельный)
- SYNC – Вход задания сеанса связи. Лог .0 разрешает работу последовательного порта, а лог. 1 передает данные из входного регистра в регистр ЦАП.
- SCLK – Вход синхронизации последовательной связи
- DIN – Вход ввода последовательных данных отрицательным фронтом SCLK
- SDO – Выход последовательных данных для организации шлейфного соединения
- DCEN – Вход активизации режима шлейфного соединения
- CS – Выбор микросхемы
- WR – Сигнал “Запись” параллельного интерфейса
- DB13-DB0 – Входы параллельных данных
- A0-A7 – Адресные входы задания номера канала ЦАП
- REG0, REG1 – Входы выбора регистра для доступа через параллельный интерфейс
- CLR – Вход установки выходов к соответствующему уровню на входах REFGND
- BUSY – Цифровой вход/выход с открытым стоком
- LDAC – Вход управления одновременностью обновления выходных напряжений
- RESET – Вход асинхронного сброса
- REFGNDA1 – Опорная земля для каналов 0 – 7
- REFGNDA2 – Опорная земля для каналов 8 – 9
- REFGNDВ1 – Опорная земля для каналов 10 – 17
- REFGNDВ2 – Опорная земля для каналов 18, 19
- REFGNDС1 – Опорная земля для каналов 20 – 27
- REFGNDС2 – Опорная земля для каналов 28 – 29
- REFGNDD1 – Опорная земля для каналов 30 – 37
- REFGNDD2 – Опорная земля для каналов 38, 39
Общее описание:
AD5379 содержит сорок 14-разрядных цифро-аналоговых преобразователей в одном корпусе. Максимальный диапазон изменения выходного напряжения составляет 17.5В с изменением от –8.75В до +8.75В,при этом используются источники опорного напряжения -3.5 В и +5В.
AD5379 имеет параллельный интерфейс для загрузки 14-разрядного слова во входные регистры под управлением сигналов CS-выбор микросхемы, WR – запись и адресных входов A0-A7 (задание номера канала). Микросхема также содержит 3-проводной последовательный интерфейс, совместимый с интерфейсами SPI™, QSPI™, MICROWIRE™ и DSP.
Выходные напряжения обновляются при записи в регистры ЦАП. Одновременность обновления всех выходов может быть достигнута воздействием на вход LDAC (лог. 0). Каждый канал имеет программируемый регистр подстройки усиления и смещения.
Каждый выход ЦАП усиливается и буферизируется по отношению к входу REFGND. Воздействие на вход CLR приводит к установке на всех выходах соответствующего уровня REFGND.
Информация для заказа:
| Модель |
Температурный диапазон |
Тип корпуса |
Обозначение корпуса |
| AD5379ABC |
–40°C...+105°C |
108 выв. CSPBGA |
BC-108 |
Документация:
| |
 |
169 Kb Engl Описание микросхемы |
|