Поиск по сайту:

 


По базе:  

микроэлектроника, микросхема, микроконтроллер, память, msp430, MSP430, Atmel, Maxim, LCD, hd44780, t6963, sed1335, SED1335, mega128, avr, mega128  
  Главная страница > Компоненты > Analog Devices

реклама

 




Мероприятия:




AD5307, AD5317, AD5327

Счетверенные 8/10/12-разрядные ЦАПы, формирующие сигнал напряжения, с питанием +2,5...+5,5 В, потреблением 400 мкА в 16 выводном TSSOP корпусе

Характеристики:

  • AD5307: четыре 8-разрядных ЦАП в одном 16 выводном TSSOP корпусе с усилителями выходов
  • AD5317: четыре 10-разрядных ЦАП в одном 16 выводном TSSOP корпусе с усилителями выходов
  • AD5327: четыре 12-разрядных ЦАП в одном 16 выводном TSSOP корпусе с усилителем выходов
  • Малое энергопотребление: 400 мкА при 3В, 500 мкА при 5В
  • Питание от источника напряжением от +2.5В до +5.5В
  • Гарантируется равномерность дифференциальной нелинейности для любых значений входного кода
  • Потребление в режимах пониженного потребления до 300 нА при 5 В, 90 нА при 3В (вывод PD)
  • Двойная буферизация входной логики
  • Управление буферизацией входов источников опорного напряжения (вкл./выкл)
  • Диапазоны изменения выходного напряжения: 0–VREF, 0–2VREF
  • Сброс в ноль выходных напряжений при подаче питания
  • Одновременное обновление всех выходов ЦАП воздействием на вход LDAC
  • Функция аппаратного асинхронного сброса выходов ЦАП в нулевые значения (вывод CLR)
  • Экономичный 3 проводной последовательный интерфейс, совместимый со стандартными интерфейсами SPI ™,QSPI ™,MICROWIRE ™ и DSP
  • Выборочный режим шлейфного подключения нескольких микросхем, используя вывод SDO
  • Встроенные усилители-повторители выходных напряжений ЦАП
  • Температурный диапазон: -40°С - +105°С

Область применения:

  • Переносные автономные инструменты
  • Цифровые усилители и регуляторы смещения
  • Программируемые источники тока и напряжения
  • Программируемые аттенюаторы
  • Управление технологическими процессами

Структурная схема:

Расположение выводов:

Описание выводов:

  • LDAC - Управляющий вход с активным низким уровнем для синхронизации записи в регистры обоих ЦАП из входных регистров
  • CLR – Вход с активным низким уровнем, сбрасывающий в нулевое состояние оба входных регистров и регистров ЦАП
  • VDD - Вход питания
  • VOUTA – Выход усилителя напряжения ЦАП A
  • VOUTB – Выход усилителя напряжения ЦАП В
  • VOUTC – Выход усилителя напряжения ЦАП C
  • VOUTD – Выход усилителя напряжения ЦАП D
  • VREFАB – Вход от источника опорного напряжения для ЦАП А и В
  • VREFCD – Вход от источника опорного напряжения для ЦАП C и D
  • GND – Общий для всех частей микросхемы
  • DCEN – Вход активизации режима шлейфного подключения (1- активный уровень)
  • PD - Вход аппаратной активизации режима пониженного энергопотребления (0- активный уровень)
  • SYNC - Управляющий вход с активным низким уровнем (выбор микросхемы).
  • SCLK – Вход синхронизации последовательной связи
  • DIN – Ввод последовательных данных
  • SDO – Выход последовательных данных в режиме шлейфного подключения

Общее описание:

AD5307/AD5317/AD5327 – микросхемы в 16-выводном корпусе TSSOP, содержащие четыре ЦАП, обеспечивающие формирование выходного напряжения 8-, 10- и 12-разрядным двоичным кодом, соответственно, питающиеся однополярным напряжением от +2.5 В до +5.5 В и потреблением 400 мкА при 3В питания. Встроенные в микросхему усилители-повторители обеспечивают скорость нарастания выходного напряжения 0.7 В/мкс. В AD5307/ AD5317/AD5327 встроен 3-проводный последовательный интерфейс, который работает на частоте до 30МГц и совместим со стандартными интерфейсами SPI™, QSPI™, MICROWIRE™ и DSP.

Подключение источников опорного напряжения осуществляется с двух выводов (один вывод на два ЦАП). Имеется возможность управления буферизацией входа опорного питания каждого ЦАП. В состав данных микросхем входит также схема сброса при подаче питания, которая обеспечивает установку нулевых выходных напряжений с момента подачи питания до выполнения первой действительной операции записи в регистры ЦАП. Имеется также аппаратный вход CLR для выполнения функции асинхронного сброса в ноль всех регистров управления ЦАП. Используя вход LDAC, можно обеспечить одновременность обновления выходных напряжений всех ЦАП.Для этих устройств реализован механизм перевода в режим пониженного энергопотребления, в котором ток потребления снижается вплоть до 300 нА при 5В питания (90 нА при 3В). Несколько микросхем могут управляться по одной шине, для чего предусмотрен опциональный режим шлейфного подключения (вывод SDO).

Все три микросхемы выполнены в одинаковом корпусе и с одинаковой разводкой, что дает возможность пользователю изменять разрешающую способность преобразования без изменения печатной платы устройства.

Информация для заказа:

Модель Температурный
диапазон
Тип
корпуса
Обозначение
корпуса
AD5307BRU –40°C...+105°C TSSOP RU-16
AD5317BRU –40°C...+105°C TSSOP RU-16
AD5327BRU –40°C...+105°C TSSOP RU-16

Документация:

  237 Kb Engl Описание микросхемы
    Найти поставщиков вы можете перейдя по ссылке Каталог фирм микроэлектроники

поставщики электронных компонентов






 
Впервые? | Реклама на сайте | О проекте | Карта портала
тел. редакции: +7 (995) 900 6254. e-mail:info@eust.ru
©1998-2023 Рынок Микроэлектроники