В HTML      В PDF
микроэлектроника, микросхема, микроконтроллер, память, msp430, MSP430, Atmel, Maxim, LCD, hd44780, t6963, sed1335, SED1335, mega128, avr, mega128  
  Главная страница > Обзоры по типам > Микроконтроллеры > HC08 > Примеры

реклама

 
радиационно стойкие ПЗУ Миландр

Продажа силового и бронированного кабеля и провода в Москве

текст еще



Глоссарий

$xxxx - Следующее за знаком "$" число является шестнадцатиричным
#xxxx - Следующее за знаком "#" число является непосредственным операндом

A

A (Аккумулятор) - См. "accumulator - аккумулятор"
accumulator (A) (аккумулятор) - 8-разрядный регистр общего назначения CPU08. В аккумуляторе CPU08 сохраняются операнды и результаты арифметических и неарифметических операций
address bus (шина адресов) - Набор проводников, используемый для выбора конкретной ячейки памяти с тем, чтобы CPU записал или прочитал записанные в нее данные
addressing mode (режим адресации) - Способ, которым CPU обращается (адресуется) к информации, необходимой для выполнения команды. CPU M68HC08 использует 16 режимов адресации
algorithm (алгоритм) - Последовательность определенных процедур, посредством которой результат получается за определенное количество шагов. Часто используется при вычислениях
ALU - См. "arithmetic logic unit (арифметико-логическое устройство)"
arithmetic logic unit (арифметико-логическое устройство) - Составная часть CPU компьютера, выполняющая математические и логические операции. Декодирование команд и конфигурирование ALU, необходимое для выполнения последовательности шагов выполняемой арифметической или логической операции, выполняется другими схемами
assembly language (язык ассемблера) - Способ, используемый программистами для представления машинных команд (двоичных данных) в более удобной форме. Каждая машинная команда получает простое короткое имя, называемое мнемоническим обозначением (мнемоникой), однозначно соответствующее конкретной машинной команде. Мнемоника транслируется (преобразуется) в объектный код программы, который и использует CPU
ASCII - Стандартный код обмена информацией (American Standard Code for Information Interchange). Широко используемое соответствие буквенных и цифровых символов 7-разрядным двоичным числам
asynchronous (асинхронный) - Относится к схемам или режимам, работающим без использования общего синхронизирующего тактового сигнала

B

BCD - Двоично-десятичное число. См "binary-coded decimal (двоично-десятичное число)"
binary (двоичная (система счисления)) - В двоичной системе счисления с основанием 2 используются только две цифры - 0 и 1. Двоичная система счисления используется вычислительной техникой в связи с тем, что число любой величины может быть представлено последовательностью всего лишь единиц и нулей. В электрическом смысле эти единицы и нули соответствуют уровням напряжений, например, уровень напряжения близкий к напряжению питания соответствует единице и уровень напряжения близкий к уровню электрической "земли" соответствует нулю
binary-coded decimal (BCD) (двоично-десятичное число) - Система обозначений, использующая двоичную систему счисления для обозначения десятичных чисел. Каждое BCD число представляется четырьмя двоичными битами. Шесть из шестнадцати возможных сочетаний не используются
bit (бит) - Двоичная цифра. Может иметь значение или единица (1) или ноль (0)
Boolean (Булева логика) - Система представления логических отношений последовательностью алгебраических выражений, которые могут быть только истинными или только ложными, использующая такие двоичные операторы как: AND (И), OR (ИЛИ) и NOT (НЕТ)
branch instructions (команды перехода) - Команды, в соответствии с которыми CPU продолжает выполнять программу не со следующего адреса, а с адреса, расположенного в некоторой другой ячейке памяти. Большинство команд перехода являются условными, т.е. CPU продолжает выполнять программу со следующего адреса (переход не выполняется), если условие было ложным, и с некоторого нового адреса (выполняется переход), если условие перехода было истинным
bus (шина) - Набор логических линий (проводящих путей), используемых для транспортировки данных
byte (байт) - Набор (последовательность) ровно из восьми битов

C

C - Аббревиатура признака (флага) займа/переноса в регистре кодов признаков CPU08. CPU08 устанавливает флаг займа/переноса, если в процессе операции суммирования происходит перенос из разряда 7 (бита 7) аккумулятора, или если в процессе операции вычитания потребовалось занять. Ряд команд логических операций и манипулирования данными могут устанавливать или очищать флаг C (например команды тестирования битов и переходов, команды сдвига и вращения)
CCR - Аббревиатура, обозначающая регистр кодов признаков CPU08. См. "condition code register (регистр кодов признаков)"
central processor unit (CPU) (центральное процессорное устройство) - Главное рабочий элемент любой вычислительной системы. CPU управляет выполнением команд
checksum (контрольная сумма) - Величина, получаемая в результате сложения последовательности двоичных чисел. При обмене данными между компьютерами контрольная сумма дает представление о целостности (не искаженности, безошибочности) пересылаемых данных. Если данные в процессе пересылки будут искажены, то, как правило, контрольные суммы переданных и принятых данных не совпадут
clear (очистка) - Перевод бита (битов) в логическое состояние ноль (0); в противоположность установке (set)
clock (тактовый сигнал) - Сигнал прямоугольной формы, используемый для организации связанной последовательности событий в компьютере
condition code register (CCR) (регистр кодов признаков) - 8-разрядный регистр CPU08, содержащий бит маскирования прерывания и пять битов (флагов), отражающих результат выполненной операции
control unit (управляющее устройство) - Один из двух основных блоков CPU. Управляющее устройство содержит логические функции, синхронизирующие вычислительное устройство и выполняемые операции. Управляющее устройство декодирует команды и генерирует внутренние сигналы управления, организующие выполнение требуемых операций. Выходы управляющего устройства управляют работой исполнительного устройства, содержащего арифметико-логическое устройство (ALU), регистры CPU и шинный интерфейс
CPU (ЦПУ) - Центральное процессорное устройство. См. "central processor unit (центральное процессорное устройство)"
CPU08 - Центральное процессорное устройство семейства M68HC08
CPU cycles (тактовый цикл CPU) - Тактовый цикл CPU равен одному тактовому периоду внутренней шины, получаемой, обычно, делением на два или более частоты кварцевого генератора. Время, необходимое для выполнения команды, измеряется в тактовых циклах CPU
CPU register (регистры CPU) - Ячейки памяти непосредственно связанные с логикой CPU и не входящие в адресуемую карту памяти. CPU всегда прямо обращается к информации, находящейся в этих регистрах.
Регистрами CPU микроконтроллеров M68HC08 являются:
  • A - 8-разрядный аккумулятор
  • H:X - 16-разрядный индексный регистр
  • SP - 16-разрядный указатель стека
  • PC - 16-разрядный счетчик команд
  • CCR - регистр кодов признаков (флагов), содержащий биты признаков V, H, I, N, Z и C.
cycles (тактовые циклы) - См. "CPU cycles (тактовые циклы CPU)"

D

data bus (шина данных) - Набор проводников, используемых для пересылки двоичных данных от CPU к ячейкам памяти и наоборот
decimal (десятичная (система счисления)) - Система счисления с основанием 10, использующая цифры от 0 до 9
direct address (прямой адрес) - Любой адрес в пределах первых 256 адресов памяти ($0000 - $00FF). Старший байт этих адресов всегда имеет значение $00. Специальные команды позволяют обращаться к этим адресам используя только младший байт адреса - эти команды автоматически присваивают старшему байту адреса значение $00
direct addressing mode (режим прямой адресации) - Режим прямой адресации для обращения к операнду использует содержимое младшего байта адреса. Значение старшего байта принимается равным $00 и, поэтому нет необходимости его определять. Большинство команд в режиме прямой адресации могут обращаться к любому из 256 первых адресов памяти
direct memory access (DMA) (модуль прямого обращения к памяти) - Один из ряда модулей модульного семейства M68HC08, выполняющих различные функции. DMA выполняет запускаемые прерыванием или программой пересылки данных между двумя ячейками памяти, адресуемыми CPU. Каждый канал DMA может независимо от других перемещать данные между любыми адресами карты памяти. Пересылки данных с использованием DMA разгружают CPU от операций, необходимых для пересылки данных посредством обработки прерываний
direct page (прямая страница) - Первые 256 байтов памяти ($0000 - $00FF). Называется, также, страницей 0 или нулевой страницей
DMA - (прямое обращение к памяти, модуль прямого обращения к памяти) - См. "direct memory access (DMA) (модуль прямого обращения к памяти)"

E

EA - Действительный адрес. См. "effective address (EA) (действительный адрес)"
effective address (EA) (действительный адрес) - Адрес, по которому размещен операнд команды. Режим адресации, используемый командой, определяет последовательность вычисления действительного адреса операнда
EPROM - Стираемая, программируемая память с возможностью только считывания. Тип энергонезависимой памяти которую можно очистить (стереть) ультрафиолетовым облучением
EU - Исполнительное устройство. См. "execution unit (исполнительное устройство)"
execution unit (исполнительное устройство) - Один из двух основных блоков CPU, содержащий арифметико-логическое устройство (ALU), регистры CPU и шинный интерфейс. Работой исполнительного устройства управляют выходы управляющего устройства (control unit)
extended addressing mode (режим расширенной адресации) - В данном режиме адресации старший байт адреса операнда размещен в первой, за кодом операции, ячейке памяти. Младший байт адреса операнда размещен во второй, после кода операции, ячейке памяти. Команды, использующие режим расширенной адресации, способны обращаться к любому адресу в пределах карты памяти в 64 Кбайта

H

H - Символ, обозначающий старший байта 16-разрядного индексного регистра (H:X) CPU08
H - Символ, обозначающий бит (флаг) полупереноса регистра кодов признаков CPU08. Данный бит указывает на перенос из младших четырех разрядов содержимого аккумулятора в старшие четыре разряда. Бит полупереноса используется в операциях двоично-десятичной арифметики. Команда десятичной коррекции аккумулятора использует состояния флагов H и C для выполнения соответствующей коррекции
hexadecimal (шестнадцатиричная система счисления) - Система счисления с основанием 16, использующая для обозначений числа с 0 по 9 и буквы с A по F. Одна шестнадцатиричная цифра может быть представлена 4-разрядным двоичным числом. Шестнадцатиричная система счисления используется для упрощения представления двоичных значений, поскольку состоящую из двух цифр (букв) величину проще использовать, чем аналогичную величину представленную восемью цифрами (1 или 0)
high order (старший, старшего порядка) - Самые(ое) левые(ое) цифры(а) числа; в противоположность младшим
H:X - Символы, обозначающие 16-разрядный индексный регистр CPU08. Старший байт индексного регистра (H:X) обозначается символом H

I

I - Символ, обозначающий бит (флаг) маски прерывания регистра кодов признаков CPU08. При установленном бите I все прерывания запрещены. При очищенном бите I разрешено выполнение прерываний
immediate addressing mode (режим непосредственной адресации) - В режиме непосредственной адресации операнд размещается в ячейке(ах) памяти, следующей за кодом операции. Непосредственное значение может быть одно- или двухбайтовым, в зависимости от формата регистра, используемого командой
index register (H:X) (индексный регистр) - 16-разрядный регистр CPU08, старший байт которого обозначается символом H а младший байт обозначается символом X. В режиме индексной адресации CPU использует содержимое H:X для определения действительного адреса операнда. Индексный регистр H:X может быть использован для временного хранения данных
indexed addressing mode (режим индексной адресации) - Команды индексной адресации обращаются к данным, которые могут быть расположены по различным адресам. Действительный адрес операнда определяется текущим значением индексного регистра (H:X), к которому добавляется 0-, 8- или 16-разрядное значение (смещение), находящееся в команде. Таким образом, существуют режимы индексной адресации без смещения (0-), с 8-разрядным смещением (8-) и 16-разрядным смещением и, следовательно, CPU различает, сколько дополнительных ячеек памяти нужно считывать после кода операции
indexed, post increment addressing mode (режим индексной адресации с постинкрементом) - В данном режиме адресации действительный адрес операнда определяется текущим значением индексного регистра (H:X), к которому добавляется 0- или 8-разрядное значение (смещение), находящееся в команде, после которой индексный регистр инкрементируется. Операнды, находящиеся по отличающимся адресам могут быть адресованы командой с 8-разрядным смещением
inherent addressing mode (режим неявной адресации) - В режиме неявной адресации операнды не используются, поскольку код операции содержит всю информацию, необходимую для выполнения команды. Большинство команд неявной адресации имеют длину в один байт
input/output (I/O) (вход/выход) - Входной/выходной интерфейс между вычислительным устройством и внешним миром. CPU считывает состояние входа определяя уровень внешнего сигнала и записывает на выход изменение уровня выходного сигнала
instruction (команда)- Команды определяют действия, выполняемые CPU. Команды пишутся программистом мнемоникой языка ассемблера. CPU интерпретирует код(ы) операции(й) и связанный с ним операнд(ы) и команду(ы)
instruction set (система команд) - Система команд является комплектом, содержащим все команды, которые может выполнять CPU. Система команд часто представляется в виде комплекта коротких мнемонических обозначений, таких, как LDA, что обозначает "Загрузить аккумулятор (A)". Другое представление системы команд - это комплект кодов операций, распознаваемых CPU
interrupt (прерывание) - Прерывания являются средством временного прекращения выполнения основной программы для обслуживания некоторого набора команд в ответ на запросы (прерывания) от периферийных устройств. По завершении обработки прерывания выполнение основной программы продолжается с точки останова. CPU08 способен обрабатывать до 128 отдельных источников запросов прерываний, включая и программное прерывание (SWI)
I/O - Вход/выход. См. "input/output (I/O) (вход/выход)"
IRQ# - Запрос прерывания. Линия сверху (здесь это символ #) означает активный низким уровнем сигнал

L

least significant bit (LSB) (младший бит) - Самая правая цифра двоичного числа; в противоположность - старший бит (MSB)
logic one (логическая единица) - Уровень напряжения равный, примерно, напряжению питания (VDD)
logic zero (логический ноль) - Уровень напряжения равный, примерно, напряжению земли (VSS)
low order (младшего порядка) - Самая правая цифра(ы) числа; в противоположность - старшего порядка
LS - Обозначение выражения "наименее значащий (младший)"
LSB - Обозначение наименее значащего бита (младшего бита). См. "least significant bit (LSB) (младший бит)"

M

M68HC08 - Семейство 8-разрядных MCU фирмы Motorola
machine codes (машинные коды) Двоичные коды, представляющие команды, обрабатываемые CPU. Машинные коды содержат и коды операций и операнды данных
MCU - Микроконтроллерное устройство. См. "microcontroller unit (микроконтроллерное устройство)"
memory location (ячейка памяти) - В M68HC08 каждая ячейка памяти хранит один байт данных и расположена по уникальному (не повторяющемуся) адресу. Для занесения информации в ячейку памяти CPU помещает адрес ячейки на адресную шину, данные информации на шину данных и формирует сигнал записи. При считывании данных из ячейки памяти CPU помещает адрес ячейки на адресную шину и формирует сигнал чтения. В ответ на сигнал чтения выбранная ячейка памяти отображает свои данные на шине данных
memory map (карта памяти) - Наглядное представление всех ячеек памяти вычислительной системы
memory to memory addressing mode (режим адресации память - память) - В этом режиме адресации аккумулятор исключается из процесса пересылки данных, что обеспечивает уменьшение количества циклов исполнения. Таким образом, в этом режиме адресации пересылки данных выполняются быстрее, поскольку не используются аккумулятор и соответствующие команды загрузки и сохранения. Существуют четыре команды режима адресации память - память. В зависимости от команды операнд может находиться: в байте следующем за кодом операции; в ячейке прямой страницы, адресованной байтом, следующим непосредственно за кодом операции; или в ячейках, адресованных индексным регистром
microcontroller unit (MCU) (микроконтроллерное устройство) - Законченная вычислительная система в виде микросхемы включающая: CPU, память, тактовый генератор и средства I/O
mnemonic (мнемоника) - Буквы, количеством от 3 до 5, условно отображающие команду и, по возможности, ее смысл. Например мнемонической формой команды "load accumulator" будет LDA (LoaD Accumulator)
most significant bit (MSB) (старший бит) - Самая левая цифра двоичной величины; в противоположность - младший бит (LSB)
MS - Обозначение выражения "старший (наиболее значащий)"
MSB - Обозначение "старшего бита (наиболее значащего бита)"

N

N - Символ, обозначающий отрицательное значение (negative) - бит (флаг) регистра кодов признаков CPU08. CPU устанавливает флаг отрицательного значения в том случае, когда арифметическая, логическая операции или операции манипулирования данными приведут к формированию отрицательного результата
nibble (ниббл, полубайт) - Половина байта; 4 последовательных разряда

O

object code (объектный код) - Представление выхода ассемблера или компилятора, являющегося именно исполняемым машинным кодом или пригодного для преобразования в исполняемый машинный код
one (единица, логическая единица) - Высокий логический уровень, уровень напряжения, примерно, равный напряжению питания (VDD)
one's complement (дополнение до единицы) - Достаточно редко используемая форма двоичного числа со знаком. Отрицательные числа являются просто комплементарными их положительным значениям. Дополнение до единицы является результатом по-битового комплемента двоичного слова: все единицы заменяются нулями и все нули заменяются на единицы. Дополнение до единицы является дополнением до двух без инкрементирования
opcode (код операции) - Двоичный код, предписывающий CPU выполнить конкретную операцию конкретным способом
operand (операнд) - Основная величина, над которой выполняются математические операции. Обычно выражение содержит оператор и операнд. Оператор может указывать, например, на команду суммирования; операнд же показывает то, что должно прибавляться
oscillator (генератор) - Схема непрерывно вырабатывающая прямоугольный сигнал определенной частоты, используемый компьютером для тактирования работы и синхронизации операций

P

page 0 (нулевая страница) - Первые 256 байтов памяти ($0000 - $00FF). Называется, также, прямой страницей
PC - Счетчик команд. См. "program counter (счетчик команд)"
pointer (указатель) - Регистр-указатель. Индексный регистр, временами называемый регистром-указателем, поскольку его содержимое используется при вычислении адреса операнда и, таким образом, он "указывает" на операнд
program (программа) - Некоторый набор команд, выполнением последовательности которых компьютер выполняет заданную операцию (операции)
programming model (программная модель) - Набор регистров, относящихся к конкретному CPU
program counter (счетчик команд) - 16-разрядный регистр CPU. Счетчик команд хранит адрес следующей команды или операнда, которые будет использовать CPU
pull (извлечь, поднять) - Считывание (извлечение) некоторого значения из стека. В M68HC08 извлечение из стека выполняется последовательностью следующих операций. Вначале указатель стека инкрементируется так, чтобы указывать на последнее сохраненное в стеке значение. Затем, значение, по адресу содержащемуся в регистре указателе стека, считывается в CPU
push (опустить) - Занесение некоторого значения по адресу, находящемуся в регистре указателе стека, и, затем, декрементирование указателя стека так, чтобы он указывал на следующую доступную ячейку стека

R

random access memory (RAM) (память с произвольным доступом) - Тип памяти, в которую CPU может записывать данные и из которой может считывать данные. Содержимое ячеек памяти RAM остается неизменным до тех пор, пока CPU не запишет новые значения или пока не будет выключено питание
RAM - Память с произвольным доступом. См. "random access memory (RAM) (память с произвольным доступом)"
read (чтение, считывание) - Пересылка содержимого ячейки памяти в CPU
read-only memory (ROM) (постоянная память, только считываемая память) - Тип памяти, содержимое ячеек которой CPU может только считать и не может его изменить (записать). Содержимое ячеек ROM должно быть задано до изготовления MCU
registers (регистры) - Ячейки памяти, связанные непосредственно с логикой CPU и не входящие в адресуемую карту памяти. CPU всегда напрямую обращается к информации, находящейся в этих регистрах.
Регистрами CPU микроконтроллеров M68HC08 являются:
  • A - 8-разрядный аккумулятор
  • H:X - 16-разрядный индексный регистр
  • SP - 16-разрядный указатель стека
  • PC - 16-разрядный счетчик команд
  • CCR - регистр кодов признаков (флагов), содержащий биты признаков V, H, I, N, Z и C.
К ячейкам памяти, хранящим информацию о состоянии и управлении встроенной периферии, могут обращаться регистры I/O и регистры управления
relative addressing mode (режим относительной адресации) - Режим относительной адресации используется для расчета адреса назначения команд переходов. Если условия перехода истинны, то 8-разрядное значение, со знаком, находящееся после кода операции, суммируется с текущим значением счетчика команд с тем, чтобы получить адрес, по которому CPU будет выбирать следующую команду. Если условие перехода ложно, то действительным адресом останется содержимое счетчика команд
reset (сброс, установка в исходное состояние) - Процедура сброса используется для установки всех компонентов вычислительной системы в наперед заданное исходное состояние и для установки встроенной периферии также в заданные исходные состояния
ROM - Постоянная память. См "read-only memory (ROM) (постоянная память, только считываемая память)"

S

set (установка) - Перевод бита (битов) в логическое состояние единица (на высокий уровень); в противоположность - очистка, перевод в логическое состояние ноль (низкий уровень)
signed (со знаком) - Форма представления двоичных чисел с положительным и отрицательным значением. Для указания на положительное или отрицательное значение используется старший бит, обычно в состоянии ноль для обозначения положительного числа и в состоянии единица для обозначения отрицательного значения. Остальные семь битов отражают непосредственно значение
SIM - Модуль системной интеграции. См. "system integration module (модуль системной интеграции)"
SP - Указатель стека. См. "stack pointer (указатель стека)"
stack (стек) - Механизм временного сохранения состояний регистров CPU на время выполнения прерываний и подпрограмм. CPU реализует этот механизм посредством регистра указателя стека (SP), содержащего адрес следующей доступной (пустой) ячейки стека. При вызове подпрограммы CPU, перед запуском команд подпрограммы, заносит (опускает, сохраняет) младший и старший байты адреса возврата в стек. По окончании выполнения подпрограммы команда возврата из подпрограммы (RTS) приводит к восстановлению (извлечению) адреса возврата из стека и продолжению выполнения основной программы с той точки, в которой она была остановлена для выполнения подпрограммы. Прерывания обрабатываются тем же способом, за исключением того, что сохраняются состояния всех регистров CPU, а не только счетчика команд
stack pointer (указатель стека) - 16-разрядный регистр в CPU08, содержащий адрес следующей доступной (пустой) ячейки стека
stack pointer addressing mode (режим адресации по указателю стека) - Команды режима адресации по указателю стека работают аналогично командам индексной адресации за исключением того, что смещение суммируется не с индексным регистром (H:X) а с содержимым указателя стека. Действительный адрес операнда вычисляется суммированием байта(ов), без знака, указателя стека с байтом(ами), без знака, следующим за кодом операции
subroutine (подпрограмма) - Последовательность команд, неоднократно выполняемых в процессе выполнения основной программы. Последней командой подпрограммы является команда возврата из подпрограммы (RTS). В том случае, когда в процессе выполнения основной программы необходимо выполнить подпрограмму, используются команды переходов (JSR или BSR) по которым CPU останавливает выполнение основной программы и обрабатывает команды подпрограммы. По последней команде подпрограммы (RTS) CPU возвращается к основной программе, продолжая ее выполнения с места останова
synchronous (синхронная (работа)) - Относится к двум и более процессам или устройствам, работающим в системе в соответствии с общим тактовым сигналом
system integration module (SIM) (модуль системной интеграции) - Один или несколько модулей модульного семейства микроконтроллеров M68HC08, выполняющий различные управляющие функции. SIM управляет режимом работы, сбросами и прерываниями и формированием сигнала синхронизации системы

T

table (таблица) - Массив упорядоченных данных (таких, как значения корней квадратных из некоторой последовательности чисел), размещенных в памяти компьютера не по строкам или столбцам а в виде матрицы
Two's complement (дополнение до двух) - Способ выполнения вычитания двоичных чисел с использованием техники суммирования. Старший бит дополнения до двух отображает знак числа (логическая 1 указывает на отрицательное значение). Отрицательное дополнение до двух некоторого числа получают инвертируя каждый бит числа и добавляя, затем, к результату 1

U

unsigned (без знака) - Относится к двоичному представлению чисел при котором все числа считаются положительными. В двоичных числах со знаком старший бит используется для указания на положительное или отрицательное значение числа, обычно в состоянии ноль для обозначения положительного числа и в состоянии единица для обозначения отрицательного значения. Остальные семь битов отражают непосредственно значение

V

variable (переменная) - Некоторая величина, которая может менять свое значение в процессе выполнения программы

W

word (слово) - Два байта (16 битов), рассматриваемые как единая 16-разрядная величина
write (запись) - Занесение данных CPU в ячейку памяти

X

X - Символ, обозначающий младший байт индексного регистра (H:X) в CPU08

Z

Z - Символ, обозначающий нулевое значение (zero) - бит (флаг) регистра кодов признаков CPU08. CPU устанавливает флаг нулевоuj значения в том случае, когда арифметическая, логическая операции или операции манипулирования данными приведут к формированию результата $00
zero (ноль) - Низкий логический уровень, уровень напряжения равный, примерно, напряжению земли (VSS)





 
Впервые? | Реклама на сайте | О проекте | Карта портала
тел. редакции: +7 (495) 514 4110. e-mail:info@eust.ru
©1998-2016 ООО Рынок Микроэлектроники