В HTML      В PDF
микроэлектроника, микросхема, микроконтроллер, память, msp430, MSP430, Atmel, Maxim, LCD, hd44780, t6963, sed1335, SED1335, mega128, avr, mega128  
  Главная страница > Обзоры по типам > Микроконтроллеры > AVR

реклама

 
радиационно стойкие ПЗУ Миландр

Продажа силового и бронированного кабеля и провода в Москве




Arduino Uno R3 Atmega328
готовый модуль
Лучшая Цена 335 руб




Стартовый набор с большим набором аксесуаров
Arduino Uno R3 Atmega328
Лучшая Цена 2211 руб



14.12. Описание регистров

14.12.1. CTRLA - регистр управления А

Бит 7 6 5 4 3 2 1 0  
+0x00
- - - - CLKSEL[3:0]
CTRLA
Чтение/запись Чт. Чт. Чт. Чт. Чт./Зап. Чт./Зап. Чт./Зап. Чт./Зап.
Начальное значение 0 0 0 0 0 0 0 0
  • Биты 7:4 - Res: резервные биты

Данные биты не используются и зарезервированы для использования в будущем. Для совместимости с более новыми МК, выполняя запись в этот регистр, всегда записывайте нули в резервные биты.

  • Биты 3:0 - CLKSEL[3:0]: выбор синхронизации

Данные биты позволяют выбрать источник синхронизации таймера-счетчика в соответствии с таблицей 14.3.

Когда разрешена работа блока HI-RES, для гарантирования корректности выходного сигнала генератора импульсов, значение CLKSEL должно быть равно 0001.

Таблица 14.3. Выбор синхронизации

CLKSEL[3:0] Групповая конфигурация Описание
0000 OFF Таймер-счетчик в отключенном состоянии
0001 DIV1 Выход предделителя CLK
0010 DIV2 Выход предделителя CLK/2
0011 DIV4 Выход предделителя CLK/4
0100 DIV8 Выход предделителя CLK/8
0101 DIV64 Выход предделителя CLK/64
0110 DIV256 Выход предделителя CLK/256
0111 DIV1024 Выход предделителя CLK/1024
1xxx EVCHn Канал события n, где n=[0,…,7]

14.12.2. CTRLB - регистр управления В

Бит 7 6 5 4 3 2 1 0  
+0x01
CCDEN CCCEN CCBEN CCAEN - WGMODE[2:0]
CTRLB
Чтение/запись Чт./Зап. Чт./Зап. Чт./Зап. Чт./Зап. Чт. Чт./Зап. Чт./Зап. Чт./Зап.
Начальное значение 0 0 0 0 0 0 0 0
  • Биты 7:4 - CCxEN: разрешение сравнения или захвата

Установка данных бит в режимах генерации импульсов FRQ или PWM приведет к активизации на линии порта ввода-вывода соответствующей альтернативной функции OCn.

В свою очередь, если выбрана работа входа захвата, биты CCxEN будут управлять активностью функции захвата в соответствующем канале захвата/сравнения.

  • Бит 3 - Res: резервные биты

Данный бит не используется и зарезервирован для использования в будущем. Для совместимости с более новыми МК, выполняя запись в этот регистр, всегда записывайте нули в резервный бит.

  • Биты 2:0 - WGMODE[2:0]: режим генерации прямоугольных импульсов

Данные биты предназначены для выбора режима генерации импульсов и управления счетной последовательностью счетчика, вершиной счета (TOP), условием обновления (UPDATE), условием прерываний/событий и типом формы генерируемого сигнала (см. таблицу 14.4).

В нормальном режиме работы генерация импульсов не выполняется. Во всех остальных режимах, чтобы выходной сигнал генератора импульсов был выведен на линию порта ввода-вывода, необходимо установить соответствующий бит CCxEN. Кроме того, линия ввода-вывода должна быть настроена как выход.

Таблица 14.4. Режимы генерации импульсов таймера

WGMODE[2:0] Групповая конфигурация Режим работы Вершина счета (TOP) Обновление (UPDATE) OVFIF/cобытие
000 NORMAL нормальный PER TOP TOP
001 FRQ FRQ CCA TOP TOP
010   (резерв) - - -
011 SS PWM с однонаправленным счетом PER BOTTOM BOTTOM
100   (резерв) - - -
101 DS_T PWM с двунаправленным счетом PER BOTTOM TOP
110 DS_TB PWM с двунаправленным счетом PER BOTTOM TOP и BOTTOM
111 DS_B PWM с двунаправленным счетом PER BOTTOM BOTTOM

14.12.3. CTRLC - регистр управления C

Бит 7 6 5 4 3 2 1 0  
+0x02
- - - - CMPD CMPC CMPB CMPA
CTRLC
Чтение/запись Чт. Чт. Чт. Чт. Чт./Зап. Чт./Зап. Чт./Зап. Чт./Зап.
Начальное значение 0 0 0 0 0 0 0 0
  • Биты 7:4 - Res: резервные биты

Данные биты не используются и зарезервированы для использования в будущем. Для совместимости с более новыми МК, выполняя запись в этот регистр, всегда записывайте нули в резервные биты.

  • Биты 3:0 - CMPx: значение выхода сравнения n

Данные биты позволяют напрямую воздействовать на состояние выхода компаратора генератора импульсов (WG), когда таймер-счетчик находится в выключенном состоянии. С их помощью можно установить или сбросить выход WG, но только при условии, что таймер-счетчик не работает.

14.12.4. CTRLD - регистр управления D

Бит 7 6 5 4 3 2 1 0  
+0x03
EVACT[2:0] EVDLY EVSEL[3:0]
CTRLD
Чтение/запись Чт./Зап. Чт./Зап. Чт./Зап. Чт./Зап. Чт./Зап. Чт./Зап. Чт./Зап. Чт./Зап.
Начальное значение 0 0 0 0 0 0 0 0
  • Биты 7:5 - EVACT[2:0]: действие события

Данные биты задают действие, которое будет выполнять таймер при возникновении события (см. таблицу 14.5).

Источник или источники события дополнительно задаются с помощью бит EVSEL.

Таблица 14.5. Выбор действия события

EVACT[2:0] Групповая конфигурация Действие события
000 OFF Нет
001 CAPT Входной захват
010 UPDOWN Внешне-управляемый прямой/обратный счет
011 QDEC Квадратурная дешифрация
100 RESTART Рестарт периода импульсов
101 FRQ Захват частоты
110 PW Захват длительности импульса
111   (резерв)

Выбор того или иного действия события изменяет поведение регистров CCx и связанных с ними бит управления и статуса. Флаг ошибки ERRIF в этой конфигурации сигнализирует о переполнении буфера.

  • Бит 4 - EVDLY: задержка события таймера

После установки данного бита выбранный источник события будет задерживаться на один цикл синхронизации УВВ. Данная возможность специально реализована для функции 32-битного захвата. Задержка события необходима для компенсации задержки распространения, которая образуется в результате каскадирования двух счетчиков через систему события.

  • Биты 3:0 - EVSEL[3:0]:выбор источника события таймера

Данные биты позволяют выбрать источник событий для таймера-счетчика (см. табл. 14.6). Действие, которое будет выполняться при поступлении выбранного события, зависит от настройки бит EVACT.

Таблица 14.6. Выбор источника события таймера

EVSEL[3:0] Групповая конфигурация Источник события
0000 OFF Нет
001   (резерв)
0010   (резерв)
0011   (резерв)
0100   (резерв)
0101   (резерв)
0110   (резерв)
0111   (резерв)
1xxx CHn Канал события n, n = {0,…,7}

14.12.5 CTRLE - регистр управления E

Бит 7 6 5 4 3 2 1 0  
+0x04
- - - - - - - BYTEM
CTRLE
Чтение/запись Чт. Чт. Чт. Чт. Чт. Чт. Чт. Чт./Зап.
Начальное значение 0 0 0 0 0 0 0 0
  • Биты 7:1 - Res: резервные биты

Данные биты не используются и зарезервированы для использования в будущем. Для совместимости с более новыми, выполняя запись в этот регистр, всегда записывайте нули в резервные биты.

  • Бит 0 - BYTEM: байтный режим

Установка данного бита приводит к активизации байтного (8-битного) режима таймера-счетчика. В данном режиме отключается функция обновления временного регистра (TEMP), когда осуществляется доступ к 16-битным регистрам таймера-счетчика. Кроме того, старший байт регистра счетчика (CNT) принимает нулевое значение после каждого импульса синхронизации счетчика.

14.12.6. INTCTRLA - регистр А разрешения прерываний

Бит 7 6 5 4 3 2 1 0  
+0x06
- - - - ERRINTLVL[1:0] OVFINTLVL[1:0]
INTCTRLA
Чтение/запись Чт. Чт. Чт. Чт. Чт./Зап. Чт./Зап. Чт./Зап. Чт./Зап.
Начальное значение 0 0 0 0 0 0 0 0
  • Биты 7:4 - Res: резервные биты

Данные биты не используются и зарезервированы для использования в будущем. Для совместимости с более новыми МК, выполняя запись в этот регистр, всегда записывайте нули в резервные биты.

  • Биты 3:2 - ERRINTLVL[1:0]: уровень прерывания по ошибке в таймере

С помощью данных бит можно разрешить прерывание по ошибке в таймере и выбрать его уровень (см. раздел 12 "Прерывания и программируемый многоуровневый контроллер прерываний").

  • Биты 1:0 - OVFINTLVL[1:0]:уровень прерывания при переполнении/антипереполнении таймера

С помощью данных бит можно разрешить прерывание по переполнению/антипереполнению таймера и выбрать его уровень (см. раздел 12 "Прерывания и программируемый многоуровневый контроллер прерываний").

14.12.7. INTCTRLB - регистр В разрешения прерываний

Бит 7 6 5 4 3 2 1 0  
+0x07
CCDINTLVL[1:0] CCCINTLVL[1:0] CCBINTLVL[1:0] CCAINTLVL[1:0]
INTCTRLB
Чтение/запись Чт./Зап. Чт./Зап. Чт./Зап. Чт./Зап. Чт./Зап. Чт./Зап. Чт./Зап. Чт./Зап.
Начальное значение 0 0 0 0 0 0 0 0
  • Биты 7:0 - CCxINTLVL[1:0] - уровень прерывания x по захвату или совпадению

С помощью данных бит можно разрешить прерывание по захвату или совпадению и выбрать его уровень (см. раздел 12 "Прерывания и программируемый многоуровневый контроллер прерываний").

14.12.8. CTRLFCLR/CTRLFSET - сброс/установка регистра управления F

Бит 7 6 5 4 3 2 1 0  
+0x08
- - - - CMD[1:0] LUPD DIR
CTRLFCLR
Чтение/запись Чт. Чт. Чт. Чт. Чт. Чт. Чт./Зап. Чт./Зап.
Начальное значение 0 0 0 0 0 0 0 0


Бит 7 6 5 4 3 2 1 0  
+0x09
- - - - CMD[1:0] LUPD DIR
CTRLFSET
Чтение/запись Чт. Чт. Чт. Чт. Чт./Зап. Чт./Зап. Чт./Зап. Чт./Зап.
Начальное значение 0 0 0 0 0 0 0 0

Данный регистр представлен двумя ячейками памяти ввода-вывода: одна для сброса бит регистра (CTRLxCLR), а другая - для установки (CTRLxSET). Чтение любой из этих ячеек дает одинаковый результат.

Для установки того или иного бита статуса необходимо записать единицу в соответствующий разряд регистра CTRLxSET. В свою очередь, для сброса бита статуса необходимо записать единицу в соответствующий разряд регистра CTRLxCLR. Такой механизм установки/сброса позволяет избавиться от применения к одному регистру операции "чтение-модификация-запись".

  • Биты 7:4 - Res: резервные биты

Данные биты не используются и зарезервированы для использования в будущем. Для совместимости с более новыми МК, выполняя запись в этот регистр, всегда записывайте нули в резервные биты.

  • Биты 3:2 - CMD[1:0]: команда таймера/счетчика

Командные биты предназначены для программного управления обновлением, рестартом и сбросом таймера/счетчика. При чтении командных бит всегда возвращаются нули.

Таблица 14.7. Выбор команды

CMD Групповая конфигурация Действие команды
00 NONE Нет действия
01 UPDATE Принудительное обновление
10 RESTART Принудительный рестарт
11 RESET Принудительный аппаратный сброс (не выполняется, если таймер-счетчик не находится в отключенном состоянии)
  • Бит 1 - LUPD: блокировка обновления:

Установка данного бита блокирует обновление буферизованных регистров, даже если для этого возникает соответствующее условие. Блокировкой обновления можно добиться гарантирования действительности данных во всех буферах, в т.ч. DTI, перед выполнением обновления.

Данный бит не оказывает никакого влияния, если разрешена работа функции захвата входа.

  • Бит 0 - DIR: направление счетчика:

Равенство данного бита нулю сигнализирует о счете в прямом направлении (суммирующий счет). Во время обратного счета данный бит равен единице (вычитающий счет).

Обычно данный бит управляется аппаратно блоком генерации импульсов или по действию события, однако его также можно изменить и программно.

14.12.9. CTRLGCLR/CTRLGSET - сброс/установка регистра управления G

Бит 7 6 5 4 3 2 1 0  
+0x0A/+0x0B
- - - CCDBV CCCBV CCBBV CCABV PERBV
CTRLGCLR/SET
Чтение/запись Чт. Чт. Чт. Чт./Зап. Чт./Зап. Чт./Зап. Чт./Зап. Чт./Зап.
Начальное значение 0 0 0 0 0 0 0 0

Информацию о том, как осуществляется доступ к такому типу регистров статуса см. в 14.12.8 "CTRLFCLR/CTRLFSET - сброс/установка регистра управления F".

  • Биты 7:5 - Res: резервные биты

Данные биты не используются и зарезервированы для использования в будущем. Для совместимости с более новыми МК, выполняя запись в этот регистр, всегда записывайте нули в резервные биты.

  • Биты 4:1 - CCxBV: действительность данных в буфере канала захвата/сравнения х

Данные бит устанавливаются во время записи соответствующего регистра CCxBUF новым значением. Биты автоматически сбрасываются при возникновении условия UPDATE.

Обратите внимание, что в режиме захвата данный бит устанавливается по событию захвата, а сбрасывается вместе со сбросом соответствующего флага CCxIF.

  • Бит 0 - PERBV: действительный Period Buffer Valid

Данный бит становится равным единицы при записи в регистр PERBUF. Данный бит автоматически сбрасывается при возникновении условия UPDATE.

14.12.10. INTFLAGS - регистр флага прерывания

Бит 7 6 5 4 3 2 1 0  
+0x0С
CCDIF CCCIF CCBIF CCAIF - - ERRIF OVFIF
INTFLAGS
Чтение/запись Чт./Зап. Чт./Зап. Чт./Зап. Чт./Зап. Чт. Чт. Чт./Зап. Чт./Зап.
Начальное значение 0 0 0 0 0 0 0 0
  • Биты 7:4 - CCxIF: флаг прерывания канала захвата/сравнения x

Флаг прерывания канала захвата/сравнения (CCxIF) устанавливается при совпадении в блоке сравнения или возникновении события захвата в соответствующем канале захвата/сравнения.

Во всех режимах работы, кроме режима захвата, флаг CCxIF устанавливается, когда обнаруживается совпадение значений регистра счетчика (CNT) и соответствующего регистра сравнения (CCx). Флаг CCxIF автоматически сбрасывается при переходе на соответствующий вектор прерываний.

В режиме захвата, установка флага CCxIF происходит, когда в соответствующем регистре буфера блока сравнения появляются действительные данные (т.е. когда устанавливается флаг CCxBV). Флаг сбрасывается при чтении регистра CCx. Переход на вектор прерывания не приводит к сбросу флага в этом режиме.

Альтернативно, флаг можно сбросить записью в него единицы.

Флаг CCxIF может использоваться для запроса DMA-передачи. После завершения доступа (чтение или запись) к соответствующему регистру CCx или CCxBUF со стороны DMA-канала сбрасывается флаг CCxIF и отменяется запрос.

  • Биты 3:2 - Res: резервные биты

Данные биты не используются и зарезервированы для использования в будущем. Для совместимости с более новыми МК, выполняя запись в этот регистр, всегда записывайте нули в резервные биты.

  • Бит 1 - ERRIF: флаг прерывания по ошибке

ERRIF принимает единичное значение в различных ситуациях, зависящих от режима работы.

В режимах генерации импульсов FRQ и PWM флаг ERRIF устанавливается, когда узлом аварийной защиты блока AWeX обнаруживается условие некорректной работы. Данный флаг никогда не устанавливается у работающих в режиме FRQ или PWM таймеров-счетчиков, у которых не предусмотрен блок расширения AWeX.

В режиме захвата, флаг ERRIF устанавливается при переполнении буфера в любом из каналов захвата/сравнения.

В режиме управляемой событиями квадратурной дешифрации (QDEC) флаг ERRIF устанавливается при подаче некорректного индексного сигнала. Флаг ERRIF автоматически сбрасывается при переходе на соответствующий вектор прерывания. Альтернативно флаг можно сбросить записью в него единицы.

  • Бит 0 - OVFIF: флаг прерывания по переполнению/антипереполнения

Флаг OVFIF устанавливается, когда, а зависимости от настроек бит WGMODE, возникает условие TOP (переполнение) или BOTTOM (антипереполнение). Флаг OVFIF автоматически сбрасывается при переходе на соответствующий вектор прерывания. Альтернативно, флаг можно сбросить записью в него единицы. Кроме того, флаг OVFIF можно использовать для запроса DMA-передачи. Когда DMA-канал завершит запись доступ (запись) к регистру CNT, PER или PERBUF, флаг OVFIF будет сброшен.

14.12.11. TEMP - временный регистр для 16-битного доступа

Регистр TEMP учавствует в одноцикловых операциях 16-битного доступа к 16-битным регистрам таймера-счетчика со стороны ЦПУ. DMA-контроллер для временного хранения использует отдельный регистр. На все 16-битные регистры таймера-счетчика предусмотрен один общий регистр TEMP.

Более детально об этом см. в 3.11 "Доступ к 16-битным регистрам".

Бит 7 6 5 4 3 2 1 0  
0x0F
TEMP[7:0]
TEMP
Чтение/запись Чт./Зап. Чт./Зап. Чт./Зап. Чт./Зап. Чт./Зап. Чт./Зап. Чт./Зап. Чт./Зап.
Начальное значение 0 0 0 0 0 0 0 0

14.12.12. CNTH - старший регистр счетчика

Регистровая пара CNTH и CNTL предоставляет доступ к 16-битному регистру CNT, в котором хранится 16-битное значение счетчика таймера/счетчика. Доступ к этим регистрам со стороны ЦПУ и DMA имеет более высокий приоритет, чем операции счета, сброса или перезагрузки счетчика.

Более подробно о чтении и записи 16-битного регистра см. в разделе 3.11. "Доступ к 16-битным регистрам".

Бит 7 6 5 4 3 2 1 0  
0x21
CNT[15:8]
CNTH
Чтение/запись Чт./Зап. Чт./Зап. Чт./Зап. Чт./Зап. Чт./Зап. Чт./Зап. Чт./Зап. Чт./Зап.
Начальное значение 0 0 0 0 0 0 0 0
  • Биты 7:0 - CNT[15:8]

В данных битах хранятся 8 старших бит 16-битного регистра счетчика.

14.12.13. CNTL - младший регистр счетчика

Бит 7 6 5 4 3 2 1 0  
0x20
CNT[7:0]
CNTL
Чтение/запись Чт./Зап. Чт./Зап. Чт./Зап. Чт./Зап. Чт./Зап. Чт./Зап. Чт./Зап. Чт./Зап.
Начальное значение 0 0 0 0 0 0 0 0
  • Биты 7:0 - CNT[7:0]

В данных битах хранятся 8 младших бит 16-битного регистра счетчика.

14.12.14. PERH - старший регистр периода

Регистры PERH и PERL предоставляют доступ к 16-битному регистру PER, в котором хранится 16-битное значение TOP таймера-счетчика.

Бит 7 6 5 4 3 2 1 0  
0x27
PER[15:8]
PERH
Чтение/запись Чт./Зап. Чт./Зап. Чт./Зап. Чт./Зап. Чт./Зап. Чт./Зап. Чт./Зап. Чт./Зап.
Начальное значение 1 1 1 1 1 1 1 1
  • Бит 7:0 - PER[15:8]

В данных битах хранятся 8 старших бит 16-битного регистра периода.

14.12.15. PERL - младший регистр периода

Бит 7 6 5 4 3 2 1 0  
0x26
PER[7:0]
PERL
Чтение/запись Чт./Зап. Чт./Зап. Чт./Зап. Чт./Зап. Чт./Зап. Чт./Зап. Чт./Зап. Чт./Зап.
Начальное значение 1 1 1 1 1 1 1 1
  • Биты 7:0 - PER[7:0]

В данных битах хранятся 8 младших бит 16-битного регистра периода.

14.12.16. CCxH - старший регистр n захвата/сравнения

Регистры CCxH и CCxL предоставляют доступ к 16-битному регистру CCx. Этот 16-битный регистр имеет два назначения, которые зависят от режима работы. Когда используется функция захвата, этот регистр используется как буфер второго уровня, а также как точка доступа для ЦПУ и DMA. Когда же используется функция сравнения, содержимое этого регистра непрерывно сравнивается со значением счетчика. Выходы блоков сравнения обычно используются для генерации импульсов.

При возникновении условия обновления (UPDATE) в регистр CCx перезагружается значением из регистра буфера CCxBUF.

Бит 7 6 5 4 3 2 1 0  
 
CCx[15:8]
CCxH
Чтение/запись Чт./Зап. Чт./Зап. Чт./Зап. Чт./Зап. Чт./Зап. Чт./Зап. Чт./Зап. Чт./Зап.
Начальное значение 0 0 0 0 0 0 0 0
  • Биты 7:0 - CCx[15:8]

В данных битах хранятся 8 старших бит 16-битного регистра захвата/сравнения.

14.12.17. CCxL - младший регистр n захвата/сравнения

Бит 7 6 5 4 3 2 1 0  
 
CCx[7:0]
CCxL
Чтение/запись Чт./Зап. Чт./Зап. Чт./Зап. Чт./Зап. Чт./Зап. Чт./Зап. Чт./Зап. Чт./Зап.
Начальное значение 0 0 0 0 0 0 0 0
  • Биты 7:0 - CCx[7:0]

В данных битах хранятся 8 младших бит 16-битного регистра захвата/сравнения.

14.12.18. PERBUFH - старший буферный регистр периода таймера-счетчика

Регистры PERBUFH и PERBUFL предоставляют доступ к 16-битному регистру PERBUF. Этот 16-битный регистр выступает в роли буфера для регистра периода (PER). Доступ к этому регистру со стороны ЦПУ или DMA влияет на флаг PERBUFV.

Бит 7 6 5 4 3 2 1 0  
+0x37
PERBUF[15:8]
PERBUFH
Чтение/запись Чт./Зап. Чт./Зап. Чт./Зап. Чт./Зап. Чт./Зап. Чт./Зап. Чт./Зап. Чт./Зап.
Начальное значение 1 1 1 1 1 1 1 1
  • Биты 7:0 - PERBUF[15:8]

В данных битах хранятся 8 старших бит 16-битного буферного регистра периода.

14.12.19. PERBUFL - младший буферный регистр периода таймера-счетчика

Бит 7 6 5 4 3 2 1 0  
+0x36
PERBUF[7:0]
PERBUFL
Чтение/запись Чт./Зап. Чт./Зап. Чт./Зап. Чт./Зап. Чт./Зап. Чт./Зап. Чт./Зап. Чт./Зап.
Начальное значение 1 1 1 1 1 1 1 1
  • Биты 7:0 - PERBUF[7:0]

В данных битах хранятся 8 младших бит 16-битного буферного регистра периода.

14.12.20. CCxBUFH - старший регистр буфера захвата или сравнения х

CCxBUFH и CCxBUFL - регистровая пара, в которой хранится 16-битное значение CCxBUF. Данные регистры используются в роли буфера для соответствующих регистров захвата или сравнения (CCx). Доступ к любому из этих регистров с помощью ЦПУ или DMA влияет на состояние соответствующего бита статуса CCxBV.

Бит 7 6 5 4 3 2 1 0  
 
CCxBUF[15:8]
CCxBUFH
Чтение/запись Чт./Зап. Чт./Зап. Чт./Зап. Чт./Зап. Чт./Зап. Чт./Зап. Чт./Зап. Чт./Зап.
Начальное значение 0 0 0 0 0 0 0 0
  • Биты 7:0 - CCxBUF[15:8]

В данных битах хранятся 8 старших бит 16-битного регистра буфера захвата или сравнения.

14.12.21. CCxBUFL - младший регистр буфера захвата или сравнения x

Бит 7 6 5 4 3 2 1 0  
 
CCxBUF[7:0]
CCxBUFL
Чтение/запись Чт./Зап. Чт./Зап. Чт./Зап. Чт./Зап. Чт./Зап. Чт./Зап. Чт./Зап. Чт./Зап.
Начальное значение 0 0 0 0 0 0 0 0
  • Биты 7:0 - CCxBUF[7:0]

В данных битах хранятся 8 младших бит 16-битного регистра буфера захвата или сравнения.



<-- Предыдущая страница Оглавление Следующая страница -->





 
Впервые? | Реклама на сайте | О проекте | Карта портала
тел. редакции: +7 (495) 514 4110. e-mail:info@eust.ru
©1998-2016 ООО Рынок Микроэлектроники