Поиск по сайту:

 


По базе:  

микроэлектроника, микросхема, микроконтроллер, память, msp430, MSP430, Atmel, Maxim, LCD, hd44780, t6963, sed1335, SED1335, mega128, avr, mega128  
  Главная страница > Обзоры по типам > Микроконтроллеры > AVR > Архитектура

реклама

 




Мероприятия:




Схемотехника порта D

Каждый из выводов порта синхронизирован, однако на рисунке защелка синхронизации не показана.

Схема организации выводов порта D (выводы PD0, PD1, PD2 и PD3)

Рис. 57. Схема организации выводов порта D (выводы PD0, PD1, PD2 и PD3)

WP: Запись PORTD
WD: Запись DDRD
RL: Чтение фиксатора PORTD
RP: Чтение состояния вывода PORTD
RD: Чтение DDRD
n: 1, 2 ,3, 4

Схема организации вывода порта D (вывод PD4)

Рис. 58. Схема организации вывода порта D (вывод PD4)

WP: Запись PORTD
WD: Запись DDRD
RL: Чтение фиксатора PORTD
RP: Чтение состояния вывода PORTD
RD: Чтение DDRD
ACIC: Разрешение ИС компаратора
ACO: Выход компаратора

Схема организации вывода порта D (вывод PD5)

Рис. 59. Схема организации вывода порта D (вывод PD5)

WP: Запись PORTD
WD: Запись DDRD
RL: Чтение фиксатора PORTD
RP: Чтение состояния вывода PORTD
RD: Чтение DDRD

Схема организации выводов порта D (выводы PD6 и PD7)

Рис. 60. Схема организации выводов порта D (выводы PD6 и PD7)

WP: Запись PORTD
WD: Запись DDRD
RL: Чтение фиксатора PORTD
RP: Чтение состояния вывода PORTD
RD: Чтение DDRD
n: 6,7
m: 1,2


<-- Предыдущая страница Оглавление Следующая страница -->





 
Впервые? | Реклама на сайте | О проекте | Карта портала
тел. редакции: +7 (995) 900 6254. e-mail:info@eust.ru
©1998-2023 Рынок Микроэлектроники