В HTML      В PDF
микроэлектроника, микросхема, транзистор, диод, микроконтроллер, память, msp430, Atmel, Maxim, LCD, hd44780, t6963, sed1335, avr, mega128
Предприятия Компоненты Документация Применения Статьи Новости

 
Пересюхтюмя


13-я Международная выставка электронных компонентов и комплектующих для электронной промышленности





Выставка Передовые Технологии Автоматизации





Главная страница > Обзоры по типам > Микроконтроллеры > MAXQ
Пересюхтюмя


13-я Международная выставка электронных компонентов и комплектующих для электронной промышленности





Выставка Передовые Технологии Автоматизации


Контрольный системный регистр (SC, 8h [8h])

Инициация: После любого сброса в регистре устанавливается значение 100000s0b. Бит 1 (PWL) устанавливается в единицу только при сбросе при включении питания.

Доступ: Доступен для чтения и записи.

Бит Функция
SC.0 Зарезервирован. Всегда считывается как 0.
SC.1 (PWL) Password Lock. При сбросе при включении питания бит устанавливается в 1. Когда этот бит установлен в 1, то доступ к памяти прогграммы при внутрисхемной отладке или при выполнении подпрограммы загрузки должен быть введен 32- битный пароль, который хранится в памяти программы. Очистка этого бита блокирует защиту этих подпрограмм ПЗУ.
SC.2 (ROD) ROM Operation Done. Этот бит используется для индикации окончания последовательности программирования ПЗУ. Это позволяет автомату отладки определять состояние ПЗУ. Этот бит устанавливается в единицу если был осуществлен внутренний сброс при установленном бите JTAG SPE. Установка бита ROD очистит бит JTAG SPE если он был установлен и бит ROD был автоматически сброшен аппаратно после того, как процессор получил подтверждение выполнения.
SC.3 (UPA) Upper Program Access. Физическая память программы логически разделена на четыре страницы; страницы P0 и P1 располагаются в младших 32К слов, а страницы P2 и P3 - в старших 32К слов. P0 и P1 располагаются в нижней половине памяти программы и всегда активны. Страницы P2 и P3 должны быть явно активизированы в верхней половине памяти программы путем установки бита UPA в единицу. Когда UPA бит сброшен, то в верхней половине памяти программы располагается сервисное ПЗУ и логическая память данных, которая доступна как память программы. Обратите внимание, что бит UPA не реализован, если старшие 32 КБ памяти программы не используются для пользовательского кода.
SC.5 и SC.4 (CDA1, CDA0) Биты Code Data Access 1:0. Биты CDA используются для логического отображения физической памяти программы в область памяти данных для чтения и записи
CDA1:0 Активная страница в побайтовом режиме Активная страница в постраничном режиме
00 P0 P0 и P1
01 P1 P0 и P1
10 P2 P2 и P3
11 P3 P2 и P3
Адресация логической памяти данных из памяти программы зависит от того, выполняется ли программа из сервисного ПЗУ или из логической памяти данных. Обратите внимание, что CDA1 не реализован, если верхний 32 КБ памяти программы не используются для пользовательской программы. Если включена только одна страница памяти, то бит CDA не нужен.
SC.6 Зарезервирован. Всегда считывается как 0.
SC.7 (TAP) Test Access (JTAG) Port Enable. Этот бит активизирует специальную функцию выводов Test Access Port. По умолчанию функция TAP разрешена. Сброс этого бита отключает эту функцию


<-- Предыдущая страница Оглавление Следующая страница -->