В HTML      В PDF
микроэлектроника, микросхема, транзистор, диод, микроконтроллер, память, msp430, Atmel, Maxim, LCD, hd44780, t6963, sed1335, avr, mega128
Предприятия Компоненты Документация Применения Статьи Новости

 
Пересюхтюмя


13-я Международная выставка электронных компонентов и комплектующих для электронной промышленности





Выставка Передовые Технологии Автоматизации





Главная страница > Обзоры по типам > Микроконтроллеры > AVR > Архитектура
Пересюхтюмя


13-я Международная выставка электронных компонентов и комплектующих для электронной промышленности





Выставка Передовые Технологии Автоматизации


Схемотехника порта D

Каждый из выводов порта синхронизирован, однако на рисунке защелка синхронизации не показана.

Схема организации выводов порта D (выводы PD0, PD1, PD2 и PD3)

Рис. 57. Схема организации выводов порта D (выводы PD0, PD1, PD2 и PD3)

WP: Запись PORTD
WD: Запись DDRD
RL: Чтение фиксатора PORTD
RP: Чтение состояния вывода PORTD
RD: Чтение DDRD
n: 1, 2 ,3, 4

Схема организации вывода порта D (вывод PD4)

Рис. 58. Схема организации вывода порта D (вывод PD4)

WP: Запись PORTD
WD: Запись DDRD
RL: Чтение фиксатора PORTD
RP: Чтение состояния вывода PORTD
RD: Чтение DDRD
ACIC: Разрешение ИС компаратора
ACO: Выход компаратора

Схема организации вывода порта D (вывод PD5)

Рис. 59. Схема организации вывода порта D (вывод PD5)

WP: Запись PORTD
WD: Запись DDRD
RL: Чтение фиксатора PORTD
RP: Чтение состояния вывода PORTD
RD: Чтение DDRD

Схема организации выводов порта D (выводы PD6 и PD7)

Рис. 60. Схема организации выводов порта D (выводы PD6 и PD7)

WP: Запись PORTD
WD: Запись DDRD
RL: Чтение фиксатора PORTD
RP: Чтение состояния вывода PORTD
RD: Чтение DDRD
n: 6,7
m: 1,2


<-- Предыдущая страница Оглавление Следующая страница -->